位RISC微处理器设计研究博士论

位RISC微处理器设计研究博士论

ID:36794807

大小:3.30 MB

页数:132页

时间:2019-05-15

位RISC微处理器设计研究博士论_第1页
位RISC微处理器设计研究博士论_第2页
位RISC微处理器设计研究博士论_第3页
位RISC微处理器设计研究博士论_第4页
位RISC微处理器设计研究博士论_第5页
资源描述:

《位RISC微处理器设计研究博士论》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、华中科技大学博士学位论文32位RISC微处理器设计研究姓名:夏军申请学位级别:博士专业:微电子学与固体电子学指导教师:邹雪城20040921华中科技大学博士学位论文摘要随着VLSI工艺水平的提高如今能够把整个电子系统集成到一块或几块芯片上SoCSoC的出现能够在改善系统性能的同时减小系统的功耗尺寸和成本SoC设计成败的关键在于其中的RISC微处理器的设计同时随着半导体工艺技术的提高体系结构技术的不断发展以及应用需求的不断提高对高性能嵌入式微处理器产品的需求量也越来越大本文在介绍了各种商业主流RISC微处理器的技术特点后讨论

2、了一种32位高性能RISC微处理器的设计方法重点在于其逻辑设计包括指令集结构设计RISCCPU设计层次化存储器系统设计和其它功能单元设计随后我们对RISC微处理器进行了功能验证它包括两个方面系统级仿真与FPGA硬件验证实验表明我们所设计的电路达到了预期的目标并且在速度面积等指标上有着较好的性能本文提出了一种对集中式控制器单元进行划分的方法并根据该方法确定了RISCCPU的体系结构这种结构不仅利于进行调试和扩展而且流水线的暂停信息不会在多个流水段内进行传递因此对流水线的速度不会附加额外的负面影响本文提出了一种完全去掉由RAW

3、冒险在流水线中所引起的气泡的方法本文提出了一种显著缩短程序的执行时间的方法当转移指令处于指令译码段时就能够判断转移发生与否和确定下一条要取的指令的地址这使得在转移指令之后只需插入一条空指令这种方法显著地缩短了程序的执行时间本文提出了流水线暂停的两条原则并根据这两条原则产生了流水线中各个流水段的暂停信号仿真波形表明这些信号能够使流水线正确地暂停与恢复本文采用了不同的方式产生从指令MMU送往指令Cache和从数据MMU送往数据Cache的是否可缓存标志信号在任何情况下指令存储器所对应的地址空间都是可缓存的这在功能上是正确的同时

4、减少了指令存储器的访问次数和去掉了一个异步环路这改善了整个系统的时序本文研究了RISC微处理器的低功耗设计技术并给出了一种支持动态和静态功耗管理的功耗管理单元的设计方法本文研究了RISC微处理器对WISHBONESoC接口的支持并给出了一种采用WISHBONE协议的总线接口单元的设计方法IV华中科技大学博士学位论文本文介绍了在进行系统级仿真时所采用的两种配置管理方法通过这两种仿真管理方法对于一种特定的仿真仿真环境的使用者能够以最快的速度决定在该仿真中要使用哪些模型从而提高了仿真效率最后给出了设计的FPGA硬件验证方案比较了

5、系统级软件仿真与FPGA硬件验证两种方式所能得到的吞吐率并论证了FPGA硬件验证的必要性总的来说该微处理器在应用方面具有很好的性能并且实现简单规模可扩展性好具有开放的SoC接口关键词SoC(片上系统)RISC微处理器低功耗WISHBONE功能验证V华中科技大学博士学位论文ABSTRACTTechnologyadvancesareprovidingoverwhelmingcapabilitytointegratethewholeelectronicsystemintoasinglechiporachip-set.TheSOC

6、(system-on-a-chip)paradigmreducessystempower,sizeandcostaswellasimprovessystemperformance.ThekeytothesuccessofSoCdesignistheRISCmicroprocessorinside.Andwiththeboostofsemiconductortechnologyandthedevelopmentofarchitecturetechnology,newapplicationsneedmoreandmorehig

7、hperformanceembeddedmicroprocessors.Thispaperdiscussesthedesignmethodologyofa32-bithighperformanceRISCmicroprocessoraftervariouscommercialmainstreamRISCmachinesareintroduced.Itincludesthefollowingaspects:designofInstructionSetArchitecture;designandimplementationof

8、RISCCPU﹑hierarchymemorysystemandotherfunctionalunitswiththeemphasisislogicdesign.Functionalverificationthatconsistsofsystem-levelsimulationandFPGAhardwa

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。