数字电子技术期末考试A

数字电子技术期末考试A

ID:38705169

大小:857.50 KB

页数:4页

时间:2019-06-17

数字电子技术期末考试A_第1页
数字电子技术期末考试A_第2页
数字电子技术期末考试A_第3页
数字电子技术期末考试A_第4页
资源描述:

《数字电子技术期末考试A》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、电子、通信、自动化专业数字电子技术(A)试题题目一二三四五六七总分数分数评卷人一、填空题(本题13分)1、(127)10若编成8421BCD码为_000100100111_____8421BCD。2、函数,其反函数=_________;对偶式F/=_______。3、优先编码器74LS148输入为~,输出为、、。当使能输入端,,其余输入端为1时,应为_001____。4、R-S触发器有_两_____个稳态,它可记录_____1___________位二进制码。若存储一个字节的二进制信息,需要___8_________个触发器。5、移位寄存器不仅可用来寄存数

2、据,还可以对数据进行移位操作。6、要构成5进制计数器,至少需要3个触发器,其无效状态有3个。7、造成逻辑电路竞争和险象的原因是同一个变量传输的路径不同。8、电路如图。其输出逻辑表达式O=。9、若要求DAC电路的分辩率达到千分之一,则至少应选用___10_________位二进制输入代码的转换器。二、选择题(本题5分)1、一个具有N个地址端的数据选择器的功能是(C)。A.N选1B.2N选1C.2N选1D.(2N-1)选12、当JKFF在时钟CP作用下,欲使,则必须使(D)。A.JK=01B.JK=10C.JK=00D.JK=113、在4变量函数F(W,X,Y

3、,Z)中,和最小项相邻的项是(B)。A.B.C.D.4、设所给电路均为TTL电路,能实现逻辑功能的电路是(D)。=1AF11ENAF1A、B、VCC=1AF110KC、D、5、n个触发器构成的扭环形计数器中,无效状态有(D)个。A.nB.2nC.2n-1D.2n-2n三、按要求做题:(本题28分)1.化简(10分)(1)(用公式法化简)(2)(用卡诺图法化简)ABCD000111100001111011111××××××2.分析下面电路的逻辑功能。要求:①写出电路的逻辑表达式;②列出真值表;③判断电路的逻辑功能。(8分)ABF001010100111电路的

4、功能为:实现了同或的功能。3.某实验室用一个黄灯(Y)和一个红灯(R)显示三台设备的故障情况,当一台设备有故障时,黄灯亮;当两台设备同时有故障时红灯亮;当三台设备同时有故障时红、黄两灯都亮。(1)列出符合题意的真值表;(2)写出Y和R的最简与-或表达式;(3)画出由译码器74138实现上述功能的逻辑电路图。(10分)解:设备有故障时用1表示;灯亮用1表示。用A、B、C表示三台设备。(1)列真值表ABCYR0000000110010100110110010101011100111111(2)(3)四、(本题15分)如图所示为由边沿J-K触发器组成的电路。(1

5、)分别写出电路的驱动方程、状态方程和输出方程(5分);(2)列出状态转换表,画出状态转换图(5分);(3)根据已给CP波形,画出触发器输出端Q1、Q2的波形(5分)(设各触发器初始状态均为0)。1CPQ1Q21J1K1J1K&ZC1C1(2)状态转换表00111010001001011100(1),状态转换图(3)画波形图五、(本题共14分)1.74LS162是具有同步清零、同步置数的十进制加法计数器,逻辑符号和功能表如下图,Q为输出D为并行输入。1).用2片74LS162构成49进制计数器,画出连线图。(可使用适当的门电路)(8分)2).若用4片74LS

6、162进行级联,最多可以进行多少分频?(不用画图)(2分)(2)4片74162级联最多可以进行10000分频。2.已知4位双向移位寄存器74LS194的功能表,请根据右侧电路图,画出Q0-Q2的输出波形。(已知寄存器初态全0)(4分)此电路的工作过程:每当时钟信号的上升沿到来时,和求和再取反的值送入到右移输入端,Q端数据依次右移。0000→1000→0100→0010→1001→0100…画波形时只取Q0Q1Q2。六、如图所示,由8片1024×8位的RAM和一片3线8线译码器构成的存储器扩展电路,试回答下列问题:(本题共10分)1.本题是位扩展还是字扩展?

7、(2分)答:字扩展2.扩展后,存储器的容量是多大?(2分)答:容量为8K×83.分别写出编号为(1),(2),(8)的三个存储器的地址范围(用16进制数表示)。(6分)第(1)片存储器地址范围:0000H~03FFH;第(2)片存储器地址范围:0400H~07FFH;第(8)片存储器地址范围:1C00H~1FFFH;七、555定时器内部原理图如下图(a)所示。(本题共15分)(1)若用555定时器构成单稳态触发器,画出连线图(直接在图上画);(6分)(2)取定时电容20μF,若要定时时间为秒,计算定时电阻R的数值;(5分)(3)输入信号如图(b)所示,定性

8、画出3脚和6脚的电压波形。(4分)(1)参考教材上的图;(2)由可

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。