《计算机组成与系统结构》课程考试试卷(10卷)

《计算机组成与系统结构》课程考试试卷(10卷)

ID:42186256

大小:127.60 KB

页数:7页

时间:2019-09-10

《计算机组成与系统结构》课程考试试卷(10卷)_第1页
《计算机组成与系统结构》课程考试试卷(10卷)_第2页
《计算机组成与系统结构》课程考试试卷(10卷)_第3页
《计算机组成与系统结构》课程考试试卷(10卷)_第4页
《计算机组成与系统结构》课程考试试卷(10卷)_第5页
资源描述:

《《计算机组成与系统结构》课程考试试卷(10卷)》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、长江大学计算机科学学院《计算机组成与系统结构》课程考试试卷(10卷)专业:计算机科学与技术年级:05考试方式:开卷学分:4.5考试时间:120分题号—•二二四五六总分得分阅卷人得分一.选择题(每小题2分,共10分)1.冯•诺依曼机工作的基本方式的特点是且。A多指令流单数据流B按地址访问并顺序执行指令C堆栈操作D存贮器按内容选择地址2.某机字长32位,其中1位符号位,31位表示尾数。若用定点小数表示,则最大正小数为旦。A+(1-2'32)B+(1-2-31)C2'32D2313.算术/逻辑运算单元74181ALU可完成A16种算术运算功能B16种逻辑运算功能C16种算术运算功能和1

2、6种逻辑运算功能D4位乘法运算和除法运算功能4.在磁盘存储器中,寻址吋间是由使磁头移动到要找的丄所需的吋间和目标磁道上磁盘被读写移动到磁头下的时间两部分组成A:磁盘,扇区B:柱面,扇区C:磁盘,柱面D:扇区,柱面5.当采用双符号位时,发生溢出的特征是:双符号位为QA00C10B11D都不是1.变址寻址方式中,操作数的有效地址等于C。A基值寄存器内容加上形式地址(位移量)B堆栈指示器内容加上形式地址(位移量)C变址寄存器内容加上形式地址(位移量)D程序记数器内容加上形式地址(位移量)2.若二进制数为1010011.01,则相应的十进制数为R_A191.5C93.675B733.25

3、D都不是&计算机使用总线结构的主要优点是便于实现积木化,同时BoA减少了信息传输量B提高了信息传输的速度C减少了信息传输线的条数D加重了CPU的工作量9.零地址指令釆用BoA立即寻址CI'可接寻址B堆栈寻址D变址寻址10.发生中断请求的条件之一是—0A.一条指令执行结束C.机器内部发生故障B.一次I/O操作结束D.一次DMA操作结束二.填空题(每空1分,共10分)1、简单的定点运算器部件是计算机中完成整型和逻辑型数据处理的部件,具有—算术运算和逻辑运算的处理功能。运算器主要由算术逻辑单元ALU、累加器和若干控制门电路组成。2、CPU从主存取出一条指令并执行该指令的吋问叫做指令周期

4、—,它常用若干个机器周期來表示,而后者又包含若干个吋钟周期。29、CACHE存储器通常使用3种映象方式,其中—肓接映象方式—是指主存的一个字(字块)可以映像到CACHE的一个确定字(字块)屮,反过来。CACHE中一个字在不同时刻可能存放的是整个主存中一个一确定一字的内容,即二者的关系是完全硬性确定的,没有任何选择余地。三•判断题(每题1分,共10分)1.ALU就是运算器(错)2.不使用74182芯片,仅使用16片74181芯片就能构成64位ALU(错)3.子程序技术可以有效降低程序所占资源开销。(对)4.中断向量地址指中断服务程序的入口地址。(对)1.设置高速缓冲存储器的主耍目的

5、是提高存储的速度。(对)2.负数的源码,补码,反码相同。(错)1.一个计算机系统不能在不同的并行登记上采用流水线技术。(错)2.中断指令作为一种指令,可以用编制程序。(错)3.串行进位加法器实际上是一种并行加法器。(对)4.分布式仲裁不需要集中的总线仲裁器。(对)四.简述题(每题5分,共15分)1•解释术语:同步传输控制答:同步通信,是指在总线上传送数据时,通信双方使用同一个时钟信号进行同步,这个时钟信号通常可以由CPU的总线控制逻辑部件提供,称为总线时钟。可以用一或几个总线时钟构成一个总线周期,每个周期完成一次数据传输,总线周期的长短,需要与被读写部件的存収时间配合好。通信双方

6、送出与接收地址信号、控制命令信号和数据信号,都是使用这一时钟信号完成定时的,可以有比较高的数据传输率。2.五•计算题(每题10分,共20分)1、将十进制数-0.288和49化成二进制数,再写出各自的原码、反码、补码表示(符号位和数值位共8位)。249-12212-n2竹….-•…n•3---■…121—•10答:(-0.288)

7、()=(-0.0100100)2(49)!0=(0110001)20.288*200.576*210.152*200.304*200.608*210.216*200.432*200.864原码1010010000110001反码1101101100110

8、001补码11011100001100012.设存储器容量为32字,字长64位,模块数m=4,分别用顺序方式和交叉方式进行组织•若存储周期T=200ns,数据总线宽度为64位,总线传送周期t=50ns,问:顺序存储器和交叉存储器带宽各是多少?解:存储器和交叉存储器连续读出个字的信息总量都是q=64位x4=256位顺序存储器和交叉存储器连续读出4个字所需的时间分别是t2=mT=4x200ns=800ns=8x10-7(S)t1=T+(m-1)t=200ns+3x50ns=350ns

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。