基于MULTISIM2001技术的数字钟的仿真与设计-毕业论文

基于MULTISIM2001技术的数字钟的仿真与设计-毕业论文

ID:8384652

大小:865.92 KB

页数:23页

时间:2018-03-23

基于MULTISIM2001技术的数字钟的仿真与设计-毕业论文_第1页
基于MULTISIM2001技术的数字钟的仿真与设计-毕业论文_第2页
基于MULTISIM2001技术的数字钟的仿真与设计-毕业论文_第3页
基于MULTISIM2001技术的数字钟的仿真与设计-毕业论文_第4页
基于MULTISIM2001技术的数字钟的仿真与设计-毕业论文_第5页
资源描述:

《基于MULTISIM2001技术的数字钟的仿真与设计-毕业论文》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、基于MULTISIM2001技术的数字钟的仿真与设计1引言现代社会电子产品更新换代的速度越来越快,传统的自下而上的设计方法越来越适应不了这种挑战。随着可编程逻辑器件集成规模的迅速扩大,自身功能的不断完善,以及计算机辅助设计技术的不断发展,在现代电子系统设计领域,EDA(ElectronicDesignAutomation)技术便引起了人们的极大关注。EDA技术就是一种以计算机为工具,在EDA软件平台上,根据硬件描述语言HDL(hardwareDescriptionLanguage)完成的设计文件、自动地完成逻辑编译、化简、分割、综合及优化、布局布线、仿真。直至对特定目标芯片的适配

2、编译、逻辑映射和编程下载等工作。设计者的工作仅限于利用软件的方式完成对系统硬件功能的描述。本设计利用MULTISIM2001对数字钟进行仿真。 随着电子技术的发展,大规模、超大规模集成电路设计技术和制造工艺的进一步提高,特别是EDA技术地不断发展和完善,为数字钟的研究和设计提供了一个广阔的平台。出现了多种数字钟。它们不仅具有时、分、秒显示,手动校时、校分以及整点报时等功能,而且有测试温度、电网频率、电压等功能。譬如用单片机制作的多功能数字钟,在低功耗下具有实时时钟功能,并且让掉电保护电流降低到仅仅只有5~6uA。时钟,自从它发明的那天起,就成为人类的朋友,但随着时间的推移,人们对

3、它的功能又提出了新的要求。数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。数字钟除了传统的显示时间功能之外还可以测试温度、电网频率、电压、并提供了过压报警、非接触止闹等功能。它从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。目前,数字钟的功能越来越强,并且有多种专门的大规模集成电路可供选择。23数字钟由晶体振荡器电路、分频器电路、时间计数器电路、译码驱动电路、数码管构成。其工作原理是:振荡器产生的稳定的高频脉冲信号,作为数字钟的时间基准,再经分频器输出标准脉冲

4、。秒计数器计满60后向分计数器进位,分计数器计满60后向小时计数器进位,小时计数器按照“12翻1”规律计数。计数器的输出经译码器送显示器。计时出现误差时可以用校时电路进行校时、校分、校秒。扩张电路必须在主体电路正常运行的情况下才能进行功能扩展。2数字钟的基本组成及工作原理2.1数字钟的构成数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定。通常使用石英晶体振荡器电路构成数字钟。数码管显示数码管显示数码管显示数码管显示数码管显示数码管显示译码驱动译码驱

5、动译码驱动译码驱动译码驱动译码驱动时十位计数时个位计数分十位计数分个位计数秒十位计数秒个位计数校时控制电路校分控制电路23晶体振荡器电路分频器电路2HZ分频器电路1HZ2-1数字钟的组成框图2.1.1晶体振荡器电路  振荡器是数字钟的核心,振荡器的稳定度及频率的精确度决定了数字钟计时的准确程度,通常选用石英晶体构成振荡器电路。一般来说,振荡器的频率越高,计时精度越高。晶体振荡器电路常取晶振的频率为32768HZ的方波信号,可保证数字钟的走时准确及稳定。因其内部有15级2分频集成电路,所以输出端正好可得到1HZ的标准脉冲。2.1.2分频器电路  分频器的功能主要有两个:一是产生标准

6、秒脉冲信号;二是提供功能扩展电路所需要的信号,如电台报时用的1KHZ的高音频信号和500HZ的低音频信号等。选用3片中规模集成电路计数器74LS90可以完成上述功能。因每片为1/10分频,3片级联则可获得所需要的频率信号,即第1片的Q端输出频率为500HZ,第2片的Q端输出频率为10HZ,第3片的Q端输出频率为1HZ。2.1.3时间计数器电路  时间计数电路由秒个位和秒十位计数器、分个位和分十位计数器及时个位和时十位计数器电路构成。其中秒个位和秒十位计数器、分个位和分十位计数器为60进制计数器,其计数规律为00—01------58—59—00—,选74LS92作十位计数器,74

7、LS90作个位计数器,再将它们级联组成模数M=60的计数器。而根据设计要求,时个位和时十位计数器为12进制计数器。即当数字钟运行到12时59分59秒时,秒的个位计数器再输入一个脉冲时,数字钟应自动显示为01时00分00秒,实现日常生活习惯的计时规律。232.1.4译码驱动电路译码驱动电路将计数器输出的8421BCD码转换为数码管需要的逻辑状态,并且为保证数码管正常工作提供足够的工作电流。译码器可分为两种类型,一种是将一系列代码转换成与之一一对应的有效信号。这种译码器可称为唯一地址

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。