欢迎来到天天文库
浏览记录
ID:59413125
大小:308.00 KB
页数:83页
时间:2020-09-19
《[工学]第3章 VHDL基础ppt课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、EDA技术与VHDL第3章VHDL基础3.1VHDL基本语法3.1.1组合电路描述图3-1mux21a实体图3-2mux21a结构体3.1VHDL基本语法3.1.1组合电路描述【例3-1】ENTITYmux21aISPORT(a,b:INBIT;s:INBIT;y:OUTBIT);ENDENTITYmux21a;ARCHITECTUREoneOFmux21aISBEGINy<=aWHENs='0'ELSEb;ENDARCHITECTUREone;3.1VHDL基本语法3.1.1组合电路描述【例3-2】ENTITYmux21aISPORT(a,b,s:INBIT;y:OUTBIT)
2、;ENDENTITYmux21a;ARCHITECTUREoneOFmux21aISSIGNALd,e:BIT;BEGINd<=aAND(NOTS);e<=bANDs;y<=dORe;ENDARCHITECTUREone;3.1VHDL基本语法【例3-3】ENTITYmux21aISPORT(a,b,s:INBIT;y:OUTBIT);ENDENTITYmux21a;ARCHITECTUREoneOFmux21aISBEGINPROCESS(a,b,s)BEGINIFs='0'THENy<=a;ELSEy<=b;ENDIF;ENDPROCESS;ENDARCHITECTUREon
3、e;3.1.1组合电路描述3.1VHDL基本语法图3-3mux21a功能时序波形3.1.1组合电路描述3.1VHDL基本语法3.1.2VHDL结构【例3-4】ENTITYe_nameISPORT(p_name:port_mdata_type;...p_namei:port_midata_type);ENDENTITYe_name;1.实体表达3.1VHDL基本语法2.实体名3.端口语句和端口信号名4.端口模式“IN”、“OUT”、“INOUT”、“BUFFER”5.数据类型3.1VHDL基本语法6.结构体表达【例3-5】ARCHITECTUREarch_nameOFe_nameI
4、S[说明语句]BEGIN(功能描述语句)ENDARCHITECTUREarch_name;3.1VHDL基本语法7.赋值符号和数据比较符号IFaTHEN...--注意,a的数据类型必须是booleanIF(s1='0')AND(s2='1')OR(c
5、.表达式;z<=aWHENp1='1'ELSEbWHENp2='1'ELSEc;3.1VHDL基本语法11.进程语句和顺序语句12.文件取名和存盘IF_THEN_ELSE_ENDIF;PROCESS...ENDPROCESS“.vhd”adder_f.vhd3.2时序电路描述3.2.1D触发器【例3-6】LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;ENTITYDFF1ISPORT(CLK:INSTD_LOGIC;D:INSTD_LOGIC;Q:OUTSTD_LOGIC);END;ARCHITECTUREbhvOFDFF1ISSIGNALQ1:ST
6、D_LOGIC;--类似于在芯片内部定义一个数据的暂存节点BEGINPROCESS(CLK,Q1)BEGINIFCLK'EVENTANDCLK='1'THENQ1<=D;ENDIF;ENDPROCESS;Q<=Q1;--将内部暂存数据向端口输出(双横线--是注释符号)ENDbhv;图3-4D触发器3.2时序电路描述3.2.2时序描述VHDL规则:1.标准逻辑位数据类型STD_LOGICBIT数据类型定义:TYPEBITIS('0','1');--只有两种取值STD_LOGIC数据类型定义:TYPESTD_LOGICIS('U','X','0','1','Z','W','L','H
7、','-');--有9种取值3.2时序电路描述2.设计库和标准程序包LIBRARYWORK;LIBRARYSTD;USESTD.STANDARD.ALL;LIBRARY<设计库名>;USE<设计库名>.<程序包名>.ALL;LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;3.2时序电路描述3.信号定义和数据对象<信号名>'EVENT4.上升沿检测表达式和信号属性函数EVENT5.不完整条件语句与时序电路3.2时序电路描述【例3-7】ENTITYCOM
此文档下载收益归作者所有