四路抢答器(74ls279、48、148芯片)

四路抢答器(74ls279、48、148芯片)

ID:39826000

大小:4.59 MB

页数:14页

时间:2019-07-12

四路抢答器(74ls279、48、148芯片)_第1页
四路抢答器(74ls279、48、148芯片)_第2页
四路抢答器(74ls279、48、148芯片)_第3页
四路抢答器(74ls279、48、148芯片)_第4页
四路抢答器(74ls279、48、148芯片)_第5页
资源描述:

《四路抢答器(74ls279、48、148芯片)》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、电子技术课程设计说明书电力电子技术课程设计说明书题目:系部专业:班级:学生姓名:学号:指导教师:年月日12电子技术课程设计说明书目录1.设计任务与要求··········································12.设计方案···············································13.硬件电路设计···········································34.主要参数计算与分析·······································45.调试过

2、程················································66.结论····················································67.附录····················································78.参考文献················································912电子技术课程设计说明书12电子技术课程设计说明书1设计任务与要求1.可同时供四名选手参赛,其编号分别是1-4,各用一个

3、抢答按钮,按钮的编号和选手的编号相对应,给节目主持人设置一控制开关,用于控制系统的清零(编号现实数码管灭灯)抢答开始。2抢答器具有数据锁存和显示的功能,抢答开始后,若有选手按抢答按钮,其编号立即锁存,并在数码管上显示该选手的编号,同时封锁输入电路,禁止其他选手抢答。优先抢答选手的编号一直保持到主持人将系统清零为止。2设计方案2.1原理当主持人控制开关S置清零端时,RS触发器的R端均为“0”,4个触发器输出1Q-4Q全部为零,使74LS48的BI=0,数码管显示全灭;同时74LS148的选通输入端ST=0,使之处于工作状态,此时锁存电路不工作。当主持人将开

4、关“S”置于“开始”端时,优先编码器和锁存电路同时处于工作状态,即抢答器处于等待工作状态,等待信号输入端信号输入,当有选手按下时,比如“SO”按下时,74LS148的输出Y2Y1Y0=000,经RS锁存后,BI=1,74LS279处于工作状态,4Q3Q2Q=A2A10=000,经74LS148译码后,显示器显示“0“12电子技术课程设计说明书图2-1四路抢答器原理图2.2设计使用芯片及各芯片作用2.2.174LS148芯片74LS148是一个八线-三线优先级编码器。图2-274LS148引脚图74LS148优先编码器管脚功能介绍:74LS148为16脚的

5、集成芯片,电源是VCC(16)、GND(8),I0—I7为输入信号,A2,A1,A0为三位二进制编码输出信号,IE是使能输入端,OE是使能输出端,GS为片优先编码输出端。2.2.274LS48芯片74LS48芯片是一种常用的七段数码管译码器驱动器,常用在各种数字电路和单片机系统的显示系统中。图2-374LS48引脚图12电子技术课程设计说明书2.2.374LS279芯片249为集电极开路输出的BCD—七段译码器/驱动器,共有54/74249和54/74LS249两种线路结构型式。其主要电特性的典型值如下(不同厂家具体值有差别):型IOLVO(OFF)PD

6、54249/7424910mA5.5V265mW54LS2494mA5.5V40mW74LS2498mA5.5V40mW输出端(a~g)为低电平有效,可直接驱动指示灯或共阴极LED。当要求输入0~15时,消隐输入(/BI)应为高电平或开路,对于输出0时还要求脉冲消隐输入(/RBI)为高电平或开当BI为低电平,不管其它输入端状态如何,a~g均为低电平。当/RBI和地址端(A~D)均为低电平,并且灯测试(/LT)为高电平时,a~g均为低电平,脉冲消隐输出(/RBO)为低电平。当BI为高电平或开路时,/LT的低电平可使a~g为截止态。249比49多灯测试和脉冲

7、消隐功能,功能和电特性分别相同,还有差别在显示的字形6和9,249的为和,49为和。引出段符号:A,B,C,D译码地址输入端/BI,/RBO消隐输入(低电平有效)脉冲消隐输出(低电平有效)/LT灯测试输入端(低电平有效)/RBI脉冲消隐输入端(低电平有效)a~g段输出(低电平有效)外引线排列3.硬件电路设计各主要芯片的总线连接线路图12电子技术课程设计说明书4.主要参数的计算与分析4.1优先编码器74LS148的功能表图4-174LS148功能表从功能表中可以得出,74LS148输入端优先级别的次序依次为I7,I6,„,I0。当某一输入端有低电平输入,且

8、比它优先级别高的输入端没有低电平输入时,输出端才输出相应该输入端的代码。例如:I

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。