cmos模拟集成电路设计ch2器件物理

cmos模拟集成电路设计ch2器件物理

ID:39963020

大小:2.40 MB

页数:41页

时间:2019-07-16

cmos模拟集成电路设计ch2器件物理_第1页
cmos模拟集成电路设计ch2器件物理_第2页
cmos模拟集成电路设计ch2器件物理_第3页
cmos模拟集成电路设计ch2器件物理_第4页
cmos模拟集成电路设计ch2器件物理_第5页
资源描述:

《cmos模拟集成电路设计ch2器件物理》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、模拟CMOS集成电路设计第2章MOS器件物理基础2.1基本概念2漏(D:drain)、栅(G:gate)、源(S:source)、衬底(B:bulk)GSDMOSFET:一个低功耗、高效率的开关MOS符号3模拟电路中常用符号数字电路中常用MOSFET是一个四端器件2.2MOS的I/V特性沟道的形成45阈值电压VTHNMOS管的阈值电压通常定义为界面的电子浓度等于P型衬底的多子浓度时的栅极电压。在基础分析中,假定VGS大于VTH时,器件会突然导通。通常通过沟道注入法来改变阈值电压的大小。6MOS器件的3个工作区1.截止区cut

2、offVGS

3、TH有关,不随源漏电压VDS变化因此在VGS不变的条件下MOSFET可以等效为恒流源跨导是小信号(AC)参数,用来表征MOSFET将电压变化转换为电流变化的能力。反映了器件的灵敏度——VGS对ID的控制能力。14引入重要的概念跨导gmtransconductance利用这个特点可以实现信号的放大如果在栅极上加上信号,则饱和区的MOSFET可以看作是受VGS控制的电流源1516到此为止,我们已经学习了MOSFET的三种用途:开关管恒流源放大管分别处在什么工作区?17怎么判断MOSFET处在什么工作区?方法二:(源极电压不方便算

4、出时)比较栅极Vg和漏端Vd的电压高低方法一:比较源漏电压Vds和过饱和电压Vsat的高低图中MOS管的作用是什么?应该工作在什么工作区?18思考题即NMOS开关不能传递最高电位,仅对低电位是比较理想的开关相对的,PMOS开关不能传递最低电位,仅对高电位是比较理想的开关19202.3二级效应体效应在前面的分析中,我们未加说明地假定衬底和源都是接地的(forNMOS)。实际上当VB

5、应”。21其中,γ为体效应系数,典型值0.3-0.4V1/222沟道层通过Cox耦合到栅极,通过CD耦合到体区。所以体区电压同样可以(通过CD的耦合作用)影响沟道中载流子的浓度,影响导电性,或者说阈值电压的大小。23体效应对电路性能的影响体效应会导致设计参量复杂化,AIC设计通常不希望有体效应24沟道长度调制效应当沟道发生夹断后,如果VDS继续增大,有效沟道长度L’会随之减小,导致漏源电流ID的大小略有上升,饱和区的电流方程需要做如下修正:L越大,沟调效应越小!其中λ为沟道长度调制系数沟调效应使饱和区的MOSFET不能再看成

6、理想的电流源,而具有有限大小的输出电阻ro2526亚阈值导电性(弱反型)在初步分析MOSFET的时候,我们假设当VGS

7、以把MOSFET的寄生电容分为:28器件关断时,CGD=CGS=CovW,CGB由氧化层电容和耗尽区电容串连得到深三极管区时,VDVS,饱和区时,在三极管区和饱和区,CGB通常可以被忽略。在电路分析中我们关心器件各个端口的等效电容:大信号和小信号模型大信号模型用于描述器件整体的电压-电流关系,通常为非线性小信号模型如果在静态工作点(偏置)上叠加变化的信号(交流信号),其幅度“足够小”,则可以用线性化的模型去近似描述器件,这种线性化模型就是小信号模型。292.5MOS小信号模型3031小信号参数:32MOS管的完整小信号模型

8、对于手算,模型不是越复杂越好。能提供合适的精度即可33MOSSPICE模型模型精度决定电路仿真精度最简单的模型——Level1,0.5m适于手算NMOSVSPMOS在大多数工艺中,NMOS管性能比PMOS管好迁移率4:1,高电流驱动能力,高跨导相同尺寸和偏置电流时,NMOS管rO大,更接

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。