[计算机]计数器的设计

[计算机]计数器的设计

ID:40004532

大小:1.06 MB

页数:10页

时间:2019-07-17

[计算机]计数器的设计_第1页
[计算机]计数器的设计_第2页
[计算机]计数器的设计_第3页
[计算机]计数器的设计_第4页
[计算机]计数器的设计_第5页
资源描述:

《[计算机]计数器的设计》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、实验七计数器的设计一、实验目的通过实验,掌握常规时序电路的设计方法。二、实验要求用JK触发器和与非门设计一个同步七进制计数器并验证其计数功能。三、所需实验设备1、数字电路实验箱2、数字万用表3、芯片74LS00一片、74LS76两片,导线若干四、实验原理1、原理分析计数器的主要功能就是对不断输入的时钟脉冲进行计数,也就是统计输入的时钟脉冲的个数。若取三个触发器的输出端(Q)为三位二进制数的对应各位,那么根据七进制数的计数法则和进位规则,可得到图3-3所示的状态转换图。由状态转换图可得状态转换真值表:根据状态转换真值表可得状态方程为:与JK触发器的状态方程比较后可得出

2、驱动方程为:由上述驱动方程我们可以得出电路图为:四、实验原理1、关闭实验箱电源,按图7-2接好电路,将CP接单脉冲的SP1插孔,Q1、Q2、Q3分别接逻辑输出指示灯的L1、L2、L3插孔。根据芯片管脚图将74LS76的、接逻辑开关输入的K2、K1,将集成电路的电源(+5V)和地分别接到电源接线区上的对应插孔。检查无误后打开实验箱电源。2、置K2为“1”,K1为“0”对触发器复位──置“0”,置K1为“1”,K2为“0”对触发器置位──置“1”。重复几次后置K2、K1为“1”。3、连续按单脉冲按钮AN1,每按一次产生一个时钟脉冲,计数器的输出状态应改变一次。依次将对应

3、的L3─L1的状态记入表7-2。四、实验原理五、芯片引脚图六、实验报告要求1.分析图7-1的工作原理。2.利用74LS76的预置数功能(置初值为111),分析图7-1能否自启动。若能自启动,画出完整的状态转换图。若不能自启动,对电路加以改进,画出完整的状态转换图。六、实验报告要求1、要求使用长江大学标准实验报告纸。报告纸上的姓名、实验日期、房间、班级、序号、周次、星期和指导教师等内容都要写完整。2、实验报告应包含如下部分:①实验名称②实验目的③实验器材④实验原理⑤实验步骤⑥实验结果⑦实验体会图DVCC-NTZH实验平台电子技术部分

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。