《组成原理》期末复习

《组成原理》期末复习

ID:40006174

大小:496.81 KB

页数:61页

时间:2019-07-17

《组成原理》期末复习_第1页
《组成原理》期末复习_第2页
《组成原理》期末复习_第3页
《组成原理》期末复习_第4页
《组成原理》期末复习_第5页
资源描述:

《《组成原理》期末复习》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、08级信管班《计算机组成原理》期末考试复习计算机组成原理考试题型说明一、填空题(20%)二、选择题(10%)三、是非判断题(10%)四、简答题(15%)五、计算应用题(32%)六、分析设计题(13%)计算机组成原理考试样题讲解一、填空题例1:微指令分操作控制字段和顺序控制字段两部分编码。例2:设相对寻址的转移指令占2个字节,第一字节为操作码,第二字节是位移量(用补码表示),每当CPU从存储器取出一个字节时,即自动完成(pc)+1→pc。设当前指令地址为3008H,要求转移到300FH,则该转移指令第二字节的内容应为05H。若当前

2、指令地址为300FH,要求转移到3004H,则该转移指令第二字节的内容为F3H。例3:在微指令的字段编码中,操作控制字段的分段并非是任意的,必须遵循的分段原则,其中包括:(1)把互斥性的微命令分在同一段内,(2)一般每个小段还要留出一个状态,表示不产生微命令。例4:中断请求的一般判优顺序是故障引发的中断请求、DMA请求和外部设备中断请求。例5:高速缓冲存储器的地址映像方式有:直接映、全相联映像、和组相联映像三种。例6:DMA的数据块传送分为DMA初始化、DMA传送、和DMA后处理阶段。例7:静态RAM是利用触发器电路的两个稳定状

3、态来表示信息“0”和“1”,故在不断开电源时,可以长久保持信息;动态RAM利用电容器存储的电荷来表示信息“0”和“1”,因此需要不断进行刷新。例8:现在所生产的存储器芯片的容量是有限的,在字数或字长方面与实际存储器的要求都有很大差距,所以需要在位数和字数两方面进行扩展才能满足实际存储器的容量要求。例9:根据目前常用的存储介质将存储器分为半导体存储器、磁表面存储器和光盘存储器三种。例10:对存储器的要求是存储容量大、存储速度快、和成本价格低。为了解决这方面的矛盾,计算机采用多级存储体系结构。例11:动态半导体存储器的刷新方式主要有

4、集中刷新、分散刷新和异步刷新三种方式。例12:高速缓冲存储器(CACHE)常用的替换算法有先进先出算法、最近最少使用算法、最不经常使用(LFU)算法和随机替换算法。例13:在数的表示范围方面,浮点比定点大。在运算规则方面,浮点比定点复杂。在运算精度方面,浮点比定点高。例14:控制器按照微命令形成方法不同分为:组合逻辑控制器和微程序控制器。例15:计算机操作与时序信号之间的关系称为时序控制方式,时序控制方式可分为:同步控制和异步控制两大类。例16:DMA(直接内存访问)方式中,DMA控制器从CPU完全接管对总线的控制,数据交换不经

5、过CPU,而直接在内存和I/O设备之间进行.例17:若浮点数的尾数用补码表示,当运算结果的两位符号位和小数点后的第一位是00.1或11.0时,表明结果是规格化的数。例18:在补码一位乘法中,如果判断位YiYi+1=10,则下一步(但不是最后一步)的操作是将部分积加上[-X]补,再向右移一位。(设x为被乘数,y为乘数)例19:由于一个存储器芯片的容量和位数一般不能满足使用要求,所以通常将若干个芯片按串联和并联两种方式相连接。例20:按数据传输格式来分,I/O接口类型可分并行接口和串行接口两种。二、选择题例1:真值-1011的八位原

6、码是(C)A.00011001B.00001011C.10001011D.1110001例2:内存单元的内容可以是指令,也可以是数据,它们在形式上没有差别,主要通过(C)来识别从内存单元取的是指令还是数据。A.指令译码器B.主存单元的地址范围C.指令执行的不同阶段D.时序信号例3:在定点二进制运算器中,减法运算一般通过(D)来实现。A.原码运算的二进制减法器B.补码运算的二进制减法器C.补码运算的十进制加法器D.补码运算的二进制加法器例4:为了缩短指令中某个地址段的位数,有效的方法是采用(B)。A、立即寻址B、寄存器寻址C、间接

7、寻址D、变址寻址例5:脉冲型微命令的作用是(A)。A.用脉冲边沿进行操作定时B.在该脉冲宽度时间内进行ALU操作C.在该脉冲宽度时间内进行数据传送D.在该脉冲宽度时间内打开数据传送通路例6:下列叙述中,能反映RISC特征的有(A)。A.设置大量通用寄存器B.指令长度可变C.丰富的寻址方式D.使用微程序控制器例7:总线的数据通路宽度是指(A)。A.能一次并行传送的数据位数B.可依次串行传送的数据位数C.单位时间内可传送的数据位数D.可一次并行传送的数据的最大值例8:在多级存储体系中,“cache—主存”结构的作用是解决(D)的问题

8、。A.主存容量不足B.主存与辅存速度不匹配C.辅存与CPU速度不匹配D.主存与CPU速度不匹配例9:计算机在控制硬盘和主机之间的大批数据交换时主要采用(D)方式。A.通道和I/O处理器方式B.程序直接控制方式C.程序中断控制方式D.DMA方式例10:在微程序控制

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。