《数字电路第六章》ppt课件

《数字电路第六章》ppt课件

ID:40055825

大小:387.00 KB

页数:28页

时间:2019-07-18

《数字电路第六章》ppt课件_第1页
《数字电路第六章》ppt课件_第2页
《数字电路第六章》ppt课件_第3页
《数字电路第六章》ppt课件_第4页
《数字电路第六章》ppt课件_第5页
资源描述:

《《数字电路第六章》ppt课件》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、一、寄存器1.寄存单元(一位数码寄存器)(1)双拍接收的寄存单元(2)单拍接收的寄存单元2.MSI寄存器741756.4寄存器和移存器7/24/20211第六章时序逻辑电路二、移位寄存器1.概述(1)功能(2)分类(1)74194(双向)(2)74195(右移)(3)74165(右移)2.MSI移位寄存器7/24/20212第六章时序逻辑电路6.4寄存器和移存器一、寄存器1.寄存单元(一位数码寄存器)(1)双拍接收的寄存单元:先清0,后存数(2)单拍接收的寄存单元:无须清0,直接存数7/24/20213第六章时序逻

2、辑电路图6.4.1寄存单元(a)存数指令清“0”(c)存数指令(b)存数指令7/24/20214第六章时序逻辑电路2.MSI寄存器741757/24/20215第六章时序逻辑电路图6.4.24位MSI寄存器741757/24/20216第六章时序逻辑电路表6.4.14位MSI寄存器74175功能表保持Q3Q2Q1Q0ØØØØ01并行输入d3d2d1d0d3d2d1d0↑1异步清“0”0000ØØØØØ0Q3Q2Q1Q0D3D2D1D0CPCR功能输出输入nnnnn+1n+1n+1n+17/24/20217第六章时序

3、逻辑电路(1)功能:暂存数码、移位数码二、移位寄存器1.概述(2)分类①根据移位方向单向双向②根据输入、输出方式串入—串出串入—并出并入—串出并入—并出7/24/20218第六章时序逻辑电路结构特点:D0=D外;Di+1=Qi,i=0,1,2,…,n-2图6.4.34位串入并出左移移存器例6.4.14位串入—并出左移移存器。CP移存脉冲左移串行输入端10117/24/20219第六章时序逻辑电路CP↑Q3Q2Q1Q00ØØØØ1ØØØ12ØØ103Ø10141011表6.4.2图6.4.3电路的工作状态转移表7/2

4、4/202110第六章时序逻辑电路例6.4.24位并入—串出左移移存器。图6.4.44位并入串出左移移存器工作模式控制端串行输出7/24/202111第六章时序逻辑电路]·CP=[MQ0n+1D0·]·CP=[Q1n+1Q0n+MD1并入条件:移存器先清0,使M=1]·CP=[Q2n+1Q1n+MD2]·CP=[Q3n+1Q2n+MD3串出条件:使M=07/24/202112第六章时序逻辑电路2.MSI移位寄存器(1)74194(双向)①逻辑图图6.4.574194(c)简化符号工作模式控制左移输入并行输入异步清“

5、0”时钟右移输入并行输出7/24/202113第六章时序逻辑电路②功能表0××××0×↑1011××××1×↑101左移0×××××0↑0111×××××1↑011右移×××××××001××××××0××1保持d3d2d1d0d3d2d1d0××↑111并入0000×××××××××0清除D3D2D1D0DSLDSRCPM1M0CR功能Q0nQ1nQ2nQ3nQ0n+1Q1n+1Q2n+1Q3n+1Q0nQ1nQ2nQ0nQ1nQ1nQ1nQ2nQ2nQ2nQ3nQ3n表6.4.374194的功能表7/24/20

6、2114第六章时序逻辑电路③应用举例图6.4.6两片74194构成8位双向移存器a.74194的扩展7/24/202115第六章时序逻辑电路串入b.实现数据传输方式转换※串行→并行图6.4.77位串入—并出转换电路0000000并行数据输出端0作为标志码7/24/202116第六章时序逻辑电路清0工作过程:置数右移读取M0M1=11M0M1=10M0M1=11读取电路:7/24/202117第六章时序逻辑电路准备送数110CP7↑准备右移0110CP6↑准备右移01110CP5↑准备右移011110CP4↑准备右移

7、0111110CP3↑准备右移01111110CP2↑准备右移011111110CP1↑准备送数1100000000清0下一操作Q0′Q1′Q2′Q3′Q4′Q5′Q6′Q7′M0M1D0′D0′D0′D0′D0′D0′D0′D1′D1′D1′D1′D1′D1′D2′D3′D2′D2′D2′D2′D3′D3′D3′D4′D4′D4′D5′D5′D6′表6.4.47位串入—并出转换电路的状态转移表7/24/202118第六章时序逻辑电路串行输出启动※并行→串行图6.4.87位并入—串出转换电路00000000作为标志

8、码7/24/202119第六章时序逻辑电路启动工作过程:置数右移M0M1=10M0M1=11结束M0M1=117/24/202120第六章时序逻辑电路表6.4.57位并入—串出转换电路的状态转移表Q3Q2Q1Q0Q3Q2Q1Q0准备并入110111111CP7↑准备右移10011111CP6↑准备右移1001111CP5↑准备右移100111CP4↑准备右移

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。