电子信息五人表决器电路设计资料

电子信息五人表决器电路设计资料

ID:41319831

大小:106.00 KB

页数:3页

时间:2019-08-22

电子信息五人表决器电路设计资料_第1页
电子信息五人表决器电路设计资料_第2页
电子信息五人表决器电路设计资料_第3页
资源描述:

《电子信息五人表决器电路设计资料》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、五人表决器电路设计一、实训任务1.实现五人表决器逻辑:多数通过2.使用verilog语言编辑实现逻辑功能3.VectorWaveformFile建立仿真波形文件4.Word实训报告二、实训要求1、绘图必须规范、严谨,要求仿真成功。 2、不得相互拷贝和抄袭三、实训内容原理图步骤图程序modulefire_voter_ex(b1,b2,b3,b4,b5,u);inputb1,b2,b3,b4,b5;outputu;wire[2:0]add_result;assignadd_result=b1+b2+b3+b4+b5;assi

2、gnu=(add_result>=3)?1:0;endmodule三、结果分析数据结果当输入信号大于或等于3时,LED灯点亮,表决通过。当输入信号小于3是,LED灯不点亮,表决不通过。图表形式仿真结果看附录(图1)遇到的问题在电脑按装驱动后,还是不能烧录到芯片解决的方式驱动需要安装在cpld/fpga软件文件内才能起作用三、实训心得该实验的关键是表决器通过的人数的限制,和对用Verilog语言编写程序的初步了解。在解决表决器通过人数这一问题,我通过对加起来的人数的数量来实现表决是否通过。通过项目对Verilog有了大概的

3、了解,在设计中在要多些耐心与毅力四、附件图1程序图2

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。