Allegro16.6约束管理器及使用示例

Allegro16.6约束管理器及使用示例

ID:43647936

大小:744.99 KB

页数:11页

时间:2019-10-11

Allegro16.6约束管理器及使用示例_第1页
Allegro16.6约束管理器及使用示例_第2页
Allegro16.6约束管理器及使用示例_第3页
Allegro16.6约束管理器及使用示例_第4页
Allegro16.6约束管理器及使用示例_第5页
资源描述:

《Allegro16.6约束管理器及使用示例》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、1约束管理器约束管理器强制执行objects的优先顺序,最顶层的是System,最底层的是pin-pair。为顶层对象指定的约束会被底层的对象继承,为底层对象指定的同样的约束优先级高于从上层继承的约束。尽量在高层次指定约束,层次关系如下:1.1名词解释1.1.1pin-pairPin-Pair代表一对逻辑连接的管脚,一般是驱动和接收。Pin-Pairs可能不是直接连接的,但是肯定存在于同一个net或者Xnet(所谓Xnet即网络的中间可能串接电阻或者接插件,比如图2-3中的U1.8到U3.8的连接中间经过了一个电阻,即Xnet)1.1.2Nets和Xnets

2、请见图2-4很容易理解Cadence的Nets和Xnets的区别。所谓nets就是从一个管脚到其他管脚的电子连接。如果net的中间串了无源的、分立的器件,比如电阻、电容或者电感,那么在数据库中每个网络段通过一个独立的net来表示。约束管理器解释这些网络段作为相邻的扩展的网络或者Xnet,Xnets在多板连接的结构中也可以贯穿连接器和电缆。可以将Nets和Xnets与ECSets联系起来。1.1.1MatchGroupsMatchGroup是nets,Xnets或者pin-pairs的集合,此集合一定要都匹配(delay或者length)或者相对于组内的一个明

3、确的目标。如果delta值没有定义,组内的所有成员都将是绝对匹配的,并允许有一定的偏差。如果定义了delta值,那么组内所有成员将相对匹配于明确的目标网络。1.1在线检查设置首先在约束管理器中需要进行以下设置Analyze->AnalysisModes这样在布线后,在相应的地方都会显示线长或约束相差值;如下图1.1示例通过一个实例来理解约束管理器U1看作是MCU,U2为DDR,ADDR0-3为地址线,需要作等长处理;CLK为时钟线,差分处理;U3,U4为连接同一个MCU的DDR;地址线是复用的,设置通过T型网络连接;需要作等长处理U5为DDR,DDR_DQ0

4、-3为数据线,需要作等长处理差分对约束即上图中的DDR_CLKP,DDR_CLKN设置Electrical->ElectricalConstraintSet->DifferentialPair在Object的Name下方Project右键Create->ElectricalCSet;并输入参数差分对约束参数主要有以下几个:Minlinespacing:内间距最小线距,若实际走线内间距小于这个值,DRC就会出错。PrimaryGap:默认内间距,差分对最优先线间距(边到边间距)。Primarywidth:默认线宽,差分对最优先线宽。NeckGap:NECKMO

5、DE模式下默认内间距差分对Neck模式下的线间距(边到边间距),用于差分对走线在布线密集区域时切换到Neck值。(NECK下的线宽用于NECKMODE下的线宽,一般在bga下面走线的时候有时候两个管脚间距过小,需要使用NECKMODE,走线时,鼠标右键,选择NECKMODE即进入NECK模式。)NeckWidth:NECKMODE模式下默认线宽差分对Neck模式下的线宽,用于差分对走线在布线密集区域时切换到Neck值;DynamicPhase:动态相位检查,在16.3版本新加入的功能。对差分对路径中每个转角之间造成的路径差异进行检查。如在整个差分对网络中,正

6、向与反向之间的走线差距不能超过“xmils”。如果整个路径中的某一个位置,发生了两个信号之间相位偏移超过了规定的“xmils”,这个误差必须在“ymils”范围内补偿回来。如下图x=20,y=600.设定约束时tolerance填入x值,maxlength填入y值。StaticPhaseTolerance:这个约束设置了两根差分线之间的差值,单位是mil或ns。设置了此项后,在走线时会实时的显示走线差,在绿灯时符合约束。Uncoupledlength:该约束限制了差分对的一对网络之间的不匹配长度。差分对刚刚从芯片出来的走线通常是不耦合的,“gathercon

7、trlo”可以设置为“ignore(忽略)”和“include(包括)”,意思为在计算不匹配长度时是否包含差分对刚从芯片出来的这段不耦合的线长。然后在Net->routing->DifferentialPair中,这时差分对就可以选择刚才设置的规则了;选中规则布线后如下图设置不过电阻的NET等长即上图中的DDR_DQ0-3,布线要求,DQ1-3以DQ0为参考,线长在±10mil内设置Electrical->Net->Routing->RelativePropagationDelay选中所需NET,右键Create->MatchGroups,弹出的对话框中命名

8、约束条件并确定;若是先已经创建了MG_DQGROUP

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。