ASUS工厂资料-主机板信号讲解.pdf

ASUS工厂资料-主机板信号讲解.pdf

ID:52470600

大小:300.19 KB

页数:59页

时间:2020-03-27

ASUS工厂资料-主机板信号讲解.pdf_第1页
ASUS工厂资料-主机板信号讲解.pdf_第2页
ASUS工厂资料-主机板信号讲解.pdf_第3页
ASUS工厂资料-主机板信号讲解.pdf_第4页
ASUS工厂资料-主机板信号讲解.pdf_第5页
资源描述:

《ASUS工厂资料-主机板信号讲解.pdf》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、主機板信號講解Gemi2004.81一、CPU接口訊號說明1.A[31:3]#I/OAddress(地址總線)¢這組地址信號定義了CPU的最大內存尋址空間為4GB。在地址周期的第一個子周期中,這些Pin傳輸的是交易的地址,在地址周期的第二個子周期中,這些Pin傳輸的是這個交易的信息類型。2.A20M#IAdress-20Mask(地址位元20屏蔽)¢此信號由ICH(南橋)輸出至CPU的訊號。它是讓CPU在RealMode(真實模式)時模擬8086衹有1MByte(1百萬位元組)位址空間,當超過1Mbyte位空間時A20M#為Low

2、,A20被驅動為0而使位址自動折返到第一個1Mbyte位址空間上。ConfidentialDocument23.ADS#I/OAddressStrobe(地址選通)¢當這個信號被宣稱時說明在地址信號上的數據是有效的。在一個新的交易中,所有Bus上的信號都在監控ADS#是否有效,一但ADS#有效,它們將會作一些相應的動作,如:奇偶檢查、協義檢查、地址解碼等操作。4.ADSTB[1:0]#I/OAddressStrobes¢這兩個信號主要用於鎖定A[31:3]#和REQ[4:0]#在它們的上昇沿和下降沿。相應的ADSTB0#負責REQ

3、[4:0]#和A[16:3]#,ADSTB1#負責A[31:17]#。ConfidentialDocument35.AP[1:0]#I/OAddressParity(地址奇偶校驗)¢這兩個信號主要用對地址總線上的數據進行奇偶校驗。6.BCLK[1:0]IBusClock(總線時鍾)¢這兩個Clock主要用於供應在HostBus上進行交易所需的Clock。7.BNR#I/OBlockNextRequest(下一塊請求)¢這個信號主要用於宣稱一個總線的延遲通過任一個總線代理,在這個期間,當前總線的擁有者不能做任何一個新的交易。Conf

4、identialDocument48.BPRI#IBusPriorityRequest(總線優先權請求)¢這個訊號主要用於對系統總線使用權的仲裁,它必須被連接到系統總線的适當Pin。當BPRI#有效時,所有其它的設備都要停止發出新的請求,除非這個請求正在被鎖定。總線所有者要始終保持BPRI#為有效,直到所有的請求都完成才釋放總線的控制權。9.BSEL[1:0]I/OBusSelect(總線選擇)¢這兩組訊號主要用於選擇CPU所需的頻率,下表定義了所選的頻率:ConfidentialDocument510.D[63:0]#I/ODa

5、ta(數據總線)¢這些訊號線是數據總線主要負責傳輸數據。它們提供了CPU與NB(北橋)之間64Bit的通道。衹有當DRDY#為Low時,總線上的數據才為有效,否則視為無效數據。11.DBI[3:0]#I/ODataBusInversion(數據總線倒置)¢這些訊號主要用於指示數據總線的極性,當數據總線上的數據反向時,這些訊號應為Low。這四個訊號每個各負責16個數據總線,見下表:ConfidentialDocument611.DBSY#I/ODataBusBusy(數據總線忙)¢當總線擁有者在使用總線時,會驅動DBSY#為Low表

6、示總線在忙。當DBSY#為High時,數據總線被釋放。12.DP[3:0]#I/ODataParity(數據奇偶校驗)¢這四個訊號主要用於對數據總線上的數據進行奇偶校驗。13.DRDY#I/ODataReady(數據准備)¢當DRDY#為Low時,指示當前數據總線上的數據是有效的,若為High時,則總線上的數據為無效。ConfidentialDocument714.DSTBN[3:0]#I/ODataStrobe¢DatastrobeusedtolatchinD[63:0]#:15.DSTBP[3:0]#I/ODataStrobe

7、¢DatastrobeusedtolatchinD[63:0]#:ConfidentialDocument816.FERR#OFloatingPointError(浮點錯誤)¢這個訊號為一CPU輸出至ICH(南橋)的訊號。當CPU內部浮點運算器發生一個不可遮蔽的浮點運算錯誤時,FERR#被CPU驅動為Low。17.GTLREFIGTLReference(GTL參考電壓)¢這個訊號用於設定GTLBus的參考電壓,這個訊號一般被設為Vcc電壓的三分之二。18.IGNNE#IIgnoreNumericError(忽略數值錯誤)¢這個訊號

8、為一ICH輸出至CPU的訊號。當CPU出現浮點運算錯誤時需要此訊號回應CPU。IGNNE#為Low時,CPU會忽略任何已發生但尚未處理的不可遮蔽的浮點運算錯誤。但若IGNNE#為High時,又有錯誤存在時,若下一個浮點指令是FINIT、FCLEX、

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。