微机接口总复习2011.ppt

微机接口总复习2011.ppt

ID:55730952

大小:830.00 KB

页数:67页

时间:2020-06-02

微机接口总复习2011.ppt_第1页
微机接口总复习2011.ppt_第2页
微机接口总复习2011.ppt_第3页
微机接口总复习2011.ppt_第4页
微机接口总复习2011.ppt_第5页
资源描述:

《微机接口总复习2011.ppt》由会员上传分享,免费在线阅读,更多相关内容在PPT专区-天天文库

1、《微机接口技术》复习纲要西安交通大学计算机科学与技术系微机课程组2011年6月10日1CH1:微型计算机概论(~5)需要标记的基本概念微处理器、微型计算机、微型计算机系统单片机(微控制器)微型计算机结构、主机板结构IBMPC、IBMPC/XT、IBMPC/AT三总线(AB、DB、CB)了解微处理器的发展历程第一台微处理器:4004第一台计算机:ENIAC8086----8088----80386----奔腾----双核----多核2CH1:术语解释(1)微处理器解:指由一片或几片大规模集成电路组成的中央处理器.(

2、2)微型计算机解:指以微处理器为基础,配以内存储器以及输入输出接口电路和相应的辅助电路构成的裸机.(3)微型计算机系统解:指由微处理器配以相应的外围设备及其它专用电路,电源,面板,机架以及足够的软件而构成的系统.(4)单片机解:把构成一个微型计算机的一些功能部件集成在一块芯片之中的计算机.3CH2:微处理器(~15)-1/8标记8086、8088的内部结构EU+BIU字长、寻址空间(16/8,1MB)引脚分类(AB、DB、CB)指令队列(6字节/4字节)(管理方法不同)熟悉8086、8088的引脚功能地址复用(A

3、D0~15/AD0~7)(A16~19/S3~6)的目的地址数据分离方法(锁存器,373或8282)模式选择(不同模式,某些引脚功能不同)4CH2:微处理器2/8掌握8086、8088的编程结构通用寄存器(8个16位、8个8位)段寄存器(4个16位)专用寄存器(2个16位)熟悉8086、8088的基本时序指令周期、总线周期和时钟周期总线周期(4T+nTw)(T=210ns,WhenOSC=4.77MHz)存储器、I/O独立时序(M/IO)8086系统中的存储器结构分为偶体、奇体;(/BHE、A0)如何读存储器中的

4、字节和字(奇地址/偶地址的区别)存储空间与I/O空间独立编址,但大小不同8086中断响应周期IPFLAGS5ISA总线的形成标记ISA总线的结构及其形成方法ISA总线6CH2:微处理器-3/8了解80386的内部结构CR寄存器的特殊作用(CR0~CR3)包括6个模块(执行单元,分段单元,分页单元,总线单元,指令预取单元和译码单元)工作模式及转换方法(实模式,虚拟模式和虚拟8086模式)熟练掌握保护模式下的存储器管理机制虚拟地址到线形地址的变换描述符、描述符表、描述符寄存器线形地址到物理地址的变换386中断与808

5、6的中断的不同不要求记描述符的格式~7CH2:微处理器-4/8熟悉微机接口中常用的一些汇编指令和编程方法MOV、JNC、JNZ、CMP、TEST、IN、OUTLOOP熟练掌握IN和OUT指令的工作过程(时序)只有运行访问存储器指令和I/O指令才能产生RD#或WR#,以及IO/M#了解80386的寻址方式8基本概念(1)执行部件EU解:8086微处理器内部的一个功能部件,由通用寄存器,标志寄存器,运算器和EU控制系统等组成,负责全部指令的执行,向BIU提供数据和所需访问的内容和I/O端口的地址,并对通用寄存器,标志

6、寄存器和指令操作数进行管理.(2)总线接口部件BIU解:8086微处理器内部的另一个功能部件,由段寄存器,指令指针,地址形成逻辑,总线控制逻辑和指令队列等组成,BIU同外部总线连接为EU完成所有的总线操作,并计算形成20位的内存物理地址(3)最小方式与最小方式答:8086微处理器的—种工作方式,在该方式下,由8086提供系统所需要的全部控制信号,用以构成一个单处理器系统.此时MN/MX*线接VCC(高电平).8086微处理器的另一种工作方式,在该方式下,系统的总线控制信号由专用的总线控制器8288提供,构成一个多

7、处理机或协处理机系统.此时MN/MX*线接地.9基本概念(5)指令周期解:执行一条指令所需要的时间称为指令周期包括取指令,译码和执行等操作所需的时间.(6)总线周期解:CPU通过总线操作完成同内存储器或I/O接口之间一次数据传送所需要的叫间.(7)时钟周期解:CPUJ时钟脉冲的重复周期称为时钟周期,时钟周期是CPU的时间基准(8)等待周期解:在CPU对内存或外设接口进行读写操作时,当被选中进行数据读写的内存或外设接口无法在3个T(时钟周期)内完成数据读写时,就由该内存或外设接口发出一个请求延长总线周期的信号,CP

8、U在接收到该请求情号后,就在T3与T4之间插入—个时钟周期一称为等待周期Tw,在Tw期间,总线信号保持不变.10基本概念(1).简述8086中逻辑地址与物理地址的关系.解;逻辑地址是允许在程序中编排的地址,8086的逻辑地址有段基值和段内偏移量两部分.段基值存放在对应的段寄存器中,段内偏移量由指令给出.物理地址是信息在存储器中实际存放的地址.在8086系统中,物理地址形成

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。