最优秀地同步整流驱动IC-UCC24610.doc

最优秀地同步整流驱动IC-UCC24610.doc

ID:56525449

大小:509.50 KB

页数:13页

时间:2020-06-27

最优秀地同步整流驱动IC-UCC24610.doc_第1页
最优秀地同步整流驱动IC-UCC24610.doc_第2页
最优秀地同步整流驱动IC-UCC24610.doc_第3页
最优秀地同步整流驱动IC-UCC24610.doc_第4页
最优秀地同步整流驱动IC-UCC24610.doc_第5页
资源描述:

《最优秀地同步整流驱动IC-UCC24610.doc》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、绿色同步整流器控制IC—UCC24610在新一代绿色开关电源中,提高能效的关键技术是同步整流。二次侧控制各种电路拓扑的同步整流器控制IC—UCC24610。其为高性能控制器,即能驱动标准电平MOSFET,也可以驱动逻辑电平MOSFET,它即能大幅度减小整流的功耗,还能间接地减小初级侧的损耗。采用漏源电压检测,最适于反激变换器和LLC谐振半桥,其最适于4.5V~5.5V的输出电压,它提供一个可调节的辅助触发滤波器调节时段自动地在轻载之下开关,而且SYNC输入还可用于CCM系统,保护特色在TON和EN/TO

2、FF端,防止由于开路或短路造成的导通运行。主要特色如下:u直到600kHz工作频率;uVDSMOSFET检测;u1.6Ω漏入、2.0Ω源出的栅驱动阻抗;u自动轻载管理;u可调输入的保护特色;u20ns典型的关断比例延迟;u可以直接从5V输出电压供电;u可以从休眠和轻载模式下同步唤醒;u最少的外部元件;由UCC24610作反激变换器同步整流的电路如图1:图1UCC24610做反激电路同步整流的基本应用电路由UCC24610作LLC谐振半桥同步整流的电路如图2:图2UCC24610做半桥电路的同步整流驱动电

3、路UCC24610的部方框电路如图3:图3UCC24610的部等效方框电路*UCC24610外部引脚功能如下:u1PINSYNC栅关断同步端在SYNC端一个下降沿立即令栅电压为低电平,将MOSFET关断,异步端到源漏电压,而不管TON时段的状态,当功率变换器在CCM下工作时,在开关变换器的命令下必须关断控制MOSFET,将SYNC接到初级侧变换器的信号处,用一支高压电容隔离,或变压器隔离,或其他合适的元件,连续的低电平在SYNC端将会使栅电平一直为低。u2PINEN/TOFF使能功能和关断时段调节端,当

4、VCC电平降到VCC(OFF)以下时,UCC24610处在UVLO模式,EN/TOFF端在IC经过一支10K电阻接到GND,部电流源也关断,当VCC超过VCC(ON)之后,10KΩ电阻被移去,电流源开启,此后,当EN/TOFF超过VEN(ON)时,UCC24610进入运行模式,而EN/TOFF降到VEN(OFF)以下时,UCC24610进入休眠模式,EN/TOFF端的电压还去调节可控制MOSFET的最小关断时间,EN/TOFF在IC部由两个水平的电流源驱动,所以EN/TOFF端上的电压可以由从EN/TO

5、FF端到GND连接的电阻值决定。EN/TOFF在部驱动两倍电流IEN-STAR去实现使能阈值电压VEN(ON),然后进入正常的运转模式水平(IEN-ON),再调节TOFF时间,换句话说,所希望的EN/TOFF电压可以用一个外部电流源强制,调节TOFF时间可以抑制栅GATE端的输出,达到所希望的间隔,并防止由谐振或关断噪声造成的可能的虚假触发。TOFF时段在VD电压超过1.5V时触发,之后GATE端从高电平到低电平。u3PINTON导通时段调节端,调节最小的导通时段,可以用从TON到GND接一支电阻来完成

6、。当控制的MOSFET栅导通时,一些振铃噪声会产生出来,最小导通时段消隐VD-VS比较器,保持所控制的MOSFET处在导通状态,至少可以调节最小时间,这个时间还决定轻载时的关断点。在TON时间超出前,如果VD-VS降到5mV阈值以下。控制器传输在下一个开关周期进入轻载模式。在TON超出后,当VD-VS降到5mV以下时,器件在下一个开关周期仍旧处在运行工作状态。u4PINVCCIC供电端,接一个直流电压给VCC,用一支0.1μF电容旁路到GND,PCB轨迹要最短,VCC供电给UCC24610全部电路,欠压

7、锁定比较器可令VCC到VCC(ON)以上才工作,在VCC降到VCC(OFF)以下时安全地关断,当VCC降到VCC(OFF)以下出现时,GATE端立即降低,EN/TOFF也立即给10K电阻接到GND。u5PINGATE外部MOSFET的栅驱动端,通过小阻值电阻接到所控的MOSFET,引线要最短,以实现最佳的开关特性。GATE输出可达到1A峰值,源出电流、漏入电流可达到2A,即驱动足够大的MOSFET,在休眠模式或UVLO时,GATE端立即降到GND,大约只有1.6Ω,当VCC=1.1V时,GATE端立即到

8、GND,大约为80Ω。u6PINGNDIC的公共端,对GATE驱动器为参考电平,UVLO比较器EN/TOFF比较器,EN/TOFF时段,TON时段,外接一0.1μF瓷介电容旁路从VCC到GND。u7PINVS端源检测电压端,将此端接到外部所控MOSFET的源极,要以最短路径,要有最小的等效串联电感。u8PINVD端漏检测电压端,将此端接到外部所控MOSFET的漏极,要以最短路径,最小的等效串联电感,VD必须大于1.5V,TOFF时段必须在器

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。