微机原理文档.doc

微机原理文档.doc

ID:56705856

大小:415.50 KB

页数:21页

时间:2020-07-05

微机原理文档.doc_第1页
微机原理文档.doc_第2页
微机原理文档.doc_第3页
微机原理文档.doc_第4页
微机原理文档.doc_第5页
资源描述:

《微机原理文档.doc》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、3.某计算机的字长是16位,它的存储器容量是64KB,若按字编址那么它的最大寻址范围是(2)。(1)64K字(2)32K字(3)64KB(4)32KB4.某一SRAM芯片的容量是512×8位,除电源和接地线外,该芯片的其他引脚最少应为(4)根。(1)25(2)23(3)21(4)195.8088/8086的基本总线周期由(2)个时钟周期组成。(1)2(2)4(3)5(4)66.在8086系统中中断号为0AH,则存放中断向量的内存起始地址为(2)。(1)0AH(2)28H(3)4AH(4)2AH7.采用两片8259A可编程中断控制器级联使用,可以使CPU的可屏蔽中断扩大

2、到(1)。(1)15级(2)16级(3)32级(4)64级8.当IF=0,8088/8086CPU不响应(2)中断请求。(1)INTN(2)INTR(3)NMI(4)INTO9.8253可编程定时器/计数器中,其二进制的最大计数初值为(3)。(1)65536(2)7FFFH(3)0000H(4)FFFFH10.8086/88CPU在响应中断时要执行(2)个中断响应周期。(1)1个(2)2个(3)3个(4)4个11.中断向量表是存放(2)的存储区域.(1)中断类型号(2)中断服务程序入口处地址(3)中断断点地址(4)程序状态字12.INT8255中可用置位/复位控制字对

3、(3)的各位进行按位操作以实现某些控制功能。(1)A口(2)B口(3)C口(4)数据总线缓冲器11.RS-232C标准规定信号“0”和“1”的电平是(3)。(1)0V和+3V~+15V(2)-3V~-15V和0V(3)+3V至+15V和-3V~-15V(4)+3V~+15V和-0V12.对于开关型设备的控制,适合采用的I/O传送方式是(1)。(1)无条件(2)查询(3)中断(4)DMA13.传送数据时,占用CPU时间最长的传送方式是(1)。(1)查询(2)中断(3)DMA(4)IOP14.既然是在数据传输率相同的情况下,那么,又说同步字符传输速度要高于异步字符传输其原

4、因是(2)。(1)发生错误的概率少(2)附加位信息总量少(3)双方通信同步(4)字符之间无间隔15.巳知DRAM2118芯片容量为16K×1位,若组成64KB的系统存储器,则组成的芯片组数和每个芯片组的芯片数为(4).(1)2和8(2)1和16(3)4和16(4)4和816.INT8259中断屏蔽寄存储器的作用是(2).(1)禁止CPU响应外设的中断请求(2)禁止外设向CPU发中断请求(3)禁止软中断请求(4)禁止NMI中断请求17.在正常EOI方式下,中断结束命令是清除(2)中的某一位.(1)IRR(2)ISR(3)IMR(4)程序状态字18.软中断INTN的优先级

5、排列原则是(3).(1)N值愈小级别愈高(2)N值愈大级别愈高(3)无优先级别(4)随应用而定19.串行异步通信传输的主要特点是(2).(1)通信双方不必同步(2)每个字符的发送是独立的(3)字符之间的传送时间长度应相同(4)字符发送速率由波特率决定20.8位D/A转换器的分辨率能给出满量程电压的(4).(1)1/8(2)1/16(3)1/32(4)1/256三、判断说明题(正者在括号内打“√”,误者在括号内打“×”,均需说明理由。每小题2分,共10分)得分评阅人1.8086CPU在读/写总线周期的T3状态结束对READY线采样,如果READY为低电平,则在T3与T4

6、状态之间插入等待状态TW。(×)应改为:8086CPU在读/写总线周期的T3状态开始对READY线采样,如果READY为低电平,则在T3与T4状态之间插入等待状态TW。2.在8253的方式控制字中,有一项计数锁存操作,其作用是暂停计数器的计数。(×)应改为:锁存计数器的当前值到锁存器,但不影响对计数器的计数工作。3.8250的溢出错误指示CPU还未取走前一个数据,接收移位寄存器又将接收到的一个新数据送至输入缓冲器。(√)4.在8088系统(最小组态)中,执行指令”MOV[2000H],AX”需1个总线周期。(×)应改为:需2个总线周期5.DMA控制器8237A现行字节

7、数寄存器的值减到0时,终止计数。(×)应改为:DMA控制器8237A现行字节数寄存器的值减到0,再由0减到0FFFFH时,终止计数四、简答题(每小题5分,共20分)1.试述8250的数据接收时钟RCLK使用16倍比特率的时钟信号接收异步通信信号的原因以及接收过程。答:主要是为了确定起始位避免传输线上的干扰。其接收过程为:接收器检测到串行数据输入引脚SIN由高电平变低后,连续测试8个RCLK时钟周期,若采样到的都是低电平,则确认为起始位;若低电平的保持时间不足8个RCLK时钟周期,则认为是传输线上的干扰。得分评阅人2.8255A工作于方式2,采用中断传

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。