组成原理复习.doc

组成原理复习.doc

ID:56756185

大小:575.50 KB

页数:16页

时间:2020-07-07

组成原理复习.doc_第1页
组成原理复习.doc_第2页
组成原理复习.doc_第3页
组成原理复习.doc_第4页
组成原理复习.doc_第5页
资源描述:

《组成原理复习.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、组成原理复习题及部分参考解答提示选择题:二章:1一个16位无符号二进制数的表示范围是(B)A.0~65536B.0~65535C.-32768~32767D.-32768~327682下列说法有误的是(D)A.任何二进制整数都可以用十进制表示B.任何二进制小数都可以用十进制表示C.任何十进制整数都可以用二进制表示D.任何十进制小数都可以用二进制表示3下列关于ASCII编码,正确的描述是(D)。A.使用8位二进制代码,最右边一位为1B.使用8位二进制代码,最右边一位为0C.使用8位二进制代码,最左边一位为1D.使用8位二进制代码

2、,最左边一位为04下列校验码中,奇校验正确的有(C)。A.B.C.D.5用1位奇偶校验能检测出1位主存错误的百分比为(B)。A.0%B.100%C.50%D.无法计算6已知大写英文字母“A”的ASCII码值为41H,现字母“F”补存在某个存储单元中,若采用偶校验(假设最高位作为校验位),则该存储单元中存放的十六进制数是(B)。A.46HB.C6HC.47HD.C7H7一个C语言程序在一台32位机器上运行。程序中定义了三个变量x、y、z,其中x和z为int型,y为short型。当x=127、y=-9时,执行赋值语句z=x+y后,

3、x、y、z的值分别是(D)。A.x=0000007FH,y=FFF9H,z=00000076HB.x=0000007FH,y=FFF9H,z=FFFF0076HC.x=0000007FH,y=FFF7H,z=FFFF0076HD.x=0000007FH,y=FFF7H,z=00000076H8假定有4个整数用8位补码分别表示r1=FEH、r2=F2H、r3=90H、r4=F8H,若将运算结果存放在一个8位寄存器中,则下列运算会发生溢出的是(B)。A.r1×r2B.r2×r3C.r1×r4D.r2×r49如果X为负数,由[X]补

4、求[-X]补是将(D)。A.[X]补各位保持不变B.[X]补符号变反,其它各位不变C.[X]补除符号位外,各位变反,末位加1D.[X]补连同符号位一起变反,末位加110对真值0表示形式唯一的机器数是(B)。A.原码B.补码和移码C.反码D.以上都不对118位原码能表示的不同数据有(C)个。A.15B.16C.255D.25612计算机内部的定点数大多用补码表示,以下是一些关于补码特点的叙述:Ⅰ、零的表示是唯一的Ⅱ、符号位可以和数值部分一起参加运算Ⅲ、和其真值的对应关系简单、直观Ⅳ、减法可用加法来实现在以上叙述中,(D)是补码表

5、示的特点。A.Ⅰ、ⅡB.Ⅰ、ⅢC.Ⅰ、Ⅱ、ⅢD.Ⅰ、Ⅱ、Ⅳ13在补码的加减法中,用两位符号位判断溢出,两位符号位S1S2=10时,表示(C)A.结果为正数,无溢出B.结果正溢出C.结果负溢出D.结果为负,无溢出14原码不恢复余数除法的算法中,(D)。A.每步操作后,若不够减,则需恢复余数B.若为负商,则恢复余数C.整个算法过程中,从不恢复余数D.仅当最后一步不够减时,才恢复一次余数15float型数据通常用IEEE754单精度浮点数格式表示。若编译器将float型变量x分配在一个32位浮点寄存器FR1中,且x=-8.25,则F

6、R1的内容是(A)。A.C1040000HB.C2420000HC.C1840000HD.C1C20000H16按照IEEE754标准规定的32位浮点数(41A4C000)16对应的十进制数是(D)。A.4.59375B.-20.59375C.-4.59375D.20.5937517算术逻辑单元(ALU)的功能一般包括(C)。A.算术运算B.逻辑运算C.算术运算和逻辑运算D.加法运算18加法器采用并行进位的目的是(C)。A.增强加法器功能B.简化加法器设计C.提高加法器运算速度D.保证加法器可靠性三章1下列各类存储器中,不采用

7、随机存取方式的是(B)。A.EPROMB.CD-ROMC.DRAMD.SRAM2存储器的存取周期是指(C)。A.存储器的读出时间B.存储器的写入时间C.存储器进行连续读或写操作所允许的最短时间间隔D.存储器进行一次读或写操作所需的平均时间3设机器字长为64位,存储器容量为128MB,若按字编址,它可寻址的单元数是(B)。A.16MBB.16MC.32MD.32MB4若某存储器存储周期为250ns,每次读出16位,则该存储器的数据传输率是(C)。A.4×106B/sB.4MB/sC.8×106B/sD.8×220B/s5在多级存

8、储器体系中,“Cache—主存”结构的作用是解决(D)的问题。A.主存容量不足B.主存与辅存速度不匹配C.辅存与CPU速度不匹配D.主存与CPU速度不匹配6存储器分层体系结构中,存储器从速度最快到速度最慢的排列顺序是(D)。A.寄存器—主存—Cache—辅存B.寄存器—主存—

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。