数电第一次实验报告_西工大.doc

数电第一次实验报告_西工大.doc

ID:56773417

大小:895.50 KB

页数:5页

时间:2020-07-08

数电第一次实验报告_西工大.doc_第1页
数电第一次实验报告_西工大.doc_第2页
数电第一次实验报告_西工大.doc_第3页
数电第一次实验报告_西工大.doc_第4页
数电第一次实验报告_西工大.doc_第5页
资源描述:

《数电第一次实验报告_西工大.doc》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、数电实验1一.实验目的1.了解掌握QuartusⅡ中原理图的设计方法2.了解掌握ED0实验开发板的使用方法二.实验设备1.Quartus开发环境2.ED0开发板三.实验内容要求1:根据参考内容,用原理图输入方法实现一位全加器。1)用QuartusII波形仿真验证;2)下载到DE0开发板验证。要求2:参照参考内容,用741383-8译码器和7400与非门,用原理图输入方法实现一位全减器。1)用QuartusII波形仿真验证;2)下载到DE0开发板验证。四.实验原理1.实验1实现一位全加器原理图如下Ai,Bi为两个加数,Si为全加和

2、,Ci-1为低位的进位,Ci为向高位的进位。2.实验2用741383-8译码器和7400与非门实现一位全减器原理图如下。A0为被减数,A1为减数,Ci为来自低位的借位,CO为向高位的借位五.实验结果实验1:原理图输入波形仿真配置针脚在计算机上完成模拟实验之后,重新进行编译,然后将程序下载到DE0开发板上并对全加器进行验证。验证结果无误。实验2:原理图输入波形仿真六.故障排除&实验心得实验中,我们最大的问题就在于如何构建整个系统。整个实验都是比较基本的一些语句和一些简单门电路的综合使用。我们进一步的了解了整个系统的构建和编译过程,

3、使我们对VHDL语句和Quartus的使用有了进一步的认识。个人认为,VHDL语言不够简洁,有些表示比较麻烦。这次实验首次让我们将数电理论运用到实践,增强了我们对于全加器和全减器的理解和运用,为我们将来的学习和工作提供了良好的基础。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。