微机原理课件 西电 第21次课 .ppt

微机原理课件 西电 第21次课 .ppt

ID:57122845

大小:358.00 KB

页数:24页

时间:2020-08-01

微机原理课件 西电 第21次课 .ppt_第1页
微机原理课件 西电 第21次课 .ppt_第2页
微机原理课件 西电 第21次课 .ppt_第3页
微机原理课件 西电 第21次课 .ppt_第4页
微机原理课件 西电 第21次课 .ppt_第5页
资源描述:

《微机原理课件 西电 第21次课 .ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、6.3存储器芯片的扩展及其与系统总线的连接1、芯片与系统的连接2、译码电路3、存储器扩展技术3、存储器扩展技术字扩展——扩展存储单元的个数位扩展——扩展每个存储单元的位数字位扩展——二者的综合存储容量=字数×字长。存储容量=芯片的地址单元数×数据线位数6.3存储器芯片的扩展及其与系统总线的连接位扩展存储器的存储容量等于:单元数×每单元的位数当构成内存的存储器芯片的字长小于内存单元的字长时,就要进行位扩展,使每个单元的字长满足要求。字数字长6.3存储器芯片的扩展及其与系统总线的连接位扩展方法将每片的地址线、片选和控制线并联,数据线分别引出。位扩展特点:存储器的单元数不变,位数增加。6.3

2、存储器芯片的扩展及其与系统总线的连接位扩展举例用2片2114(1K×4)组成1K×8的存储器模块。因为2114只有4位,所以要进行位扩充,这样,就可以把两片2114看作是一片1K×8的存储器了。6.3存储器芯片的扩展及其与系统总线的连接译码A10~A1921142114DBABD0~D3D4~D7A0~A9译码输出读写信号A0~A19D0~D7A0~A96.3存储器芯片的扩展及其与系统总线的连接字扩展地址空间的扩展。芯片每个单元中的字长满足,但单元数不满足。扩展原则:每个芯片的地址线、数据线、控制线并联,仅片选端分别引出,以实现每个芯片占据不同的地址范围。6.3存储器芯片的扩展及其与系

3、统总线的连接用8K*8的2764存储芯片组成32K*8位的存储器连接方法:使用4片2764存储芯片来组成每片有地址端13根(A0~A12),数据端8根D0~D7,及片选CS,输出允许OE等引脚芯片数据端与数据总线D0~D7相连地址总线的低位地址A0~A12与各芯片的13位地址端相连,两位高位地址A13,A14经2-4译码器译码,4个输出分别与4个片选端CS相连系统总线的RD与各芯片的OE相连字扩展举例6.3存储器芯片的扩展及其与系统总线的连接CS8K*8OE、、、CS8K*8OE、、、CS8K*8OE、、、CS8K*8OE、、、A0A12RDD0~D72:4译码器A14A1343216

4、.3存储器芯片的扩展及其与系统总线的连接字位扩展若已有存储芯片的容量为L×K,要构成容量为M×N的存储器,需要的芯片数为:(M/L)×(N/K)6.3存储器芯片的扩展及其与系统总线的连接适用场合:存储器芯片的字长和容量均不符合存储器系统的要求,这时就需要用多片这样的芯片同时进行位扩充和字扩充,以满足系统的要求。例用1K×4的2114芯片组成2K×8的存储器系统。6.3存储器芯片的扩展及其与系统总线的连接分析:由于芯片的字长为4位,因此首先需用采用位扩充的方法,用两片芯片组成1K×8的存储器。再采用字扩充的方法来扩充容量,使用两组经过上述位扩充的芯片组来完成。6.3存储器芯片的扩展及其与

5、系统总线的连接6.4存储器系统设计例1.在8088最大方式系统总线上扩充设计4K字节的SRAM存储器电路。SRAM芯片选用Intel2114,起始地址从00000H开始。试画出此存储器电路与系统总线的连接图。6.4存储器系统设计芯片组数=4K*8/1K*8=4芯片数=4K*8/1K*4=86.4存储器系统设计例2.在8088最大系统总线上扩充设计8K字节的SRAM存储器电路。SRAM芯片选用Intel6264,起始地址从04000H开始,译码电路采用74LS138。1.计算此RAM存储区的最高地址为多少?2.画出此存储器电路与系统总线的连接图。3.编写程序实现对此存储器区域进行自检。6

6、.4存储器系统设计MOVAX,0400HMOVDS,AXMOVBX,0000HMOVCX,8*1024MOVAL,55HNEXT1:MOV[BX],ALCMP[BX],ALJNZERRORINCBXLOOPNEXT1MOVCX,8*1024MOVBX,0000HMOVAL,0AAHNEXT2:MOV[BX],ALCMP[BX],ALJNZERRORINCBXLOOPNEXT2ERROR:………例3.在8086最小方式系统总线上扩充设计16K字节的SRAM存储器电路。SRAM芯片选用Intel6264,起始地址从04000H开始,译码电路采用74LS138。1、计算此RAM存储区的最高地

7、址为多少?2、画出此存储器电路与系统总线的连接图。6.4存储器系统设计例4.在8088最大方式系统总线上扩充设计8K字节的ROM存储器电路。ROM芯片选用Intel2764,起始地址从FE000H开始,译码电路采用74LS138。计算此ROM存储区的最高地址为多少?画出此存储器电路与系统总线的连接图。6.4存储器系统设计为什么需要高速缓存?CPU工作速度与内存工作速度不匹配例如,800MHz的PIIICPU的一条指令执行时间约为1.25ns,而

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。