外延概述课件.ppt

外延概述课件.ppt

ID:58428171

大小:2.66 MB

页数:64页

时间:2020-09-07

外延概述课件.ppt_第1页
外延概述课件.ppt_第2页
外延概述课件.ppt_第3页
外延概述课件.ppt_第4页
外延概述课件.ppt_第5页
外延概述课件.ppt_第6页
外延概述课件.ppt_第7页
外延概述课件.ppt_第8页
外延概述课件.ppt_第9页
外延概述课件.ppt_第10页
资源描述:

《外延概述课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第33.1概述3.2气相外延3.3分子束外延3.4其它外延3.5外延层缺陷及检测3.1概述3.1.1外延概念在微电子工艺中,外延(epitaxy)是指在单晶衬底上,用物理的或化学的方法,按衬底晶向排列(生长)单晶膜的工艺过程。新排列的晶体称为外延层,有外延层的硅片称为(硅)外延片。与先前描述的单晶生长不同在于外延生长温度低于熔点许多外延是在晶体上生长晶体,生长出的晶体的晶向与衬底晶向相同,掺杂类型、电阻率可不同。n/n+,n/p,GaAs/Si。3.1.2外延工艺种类按材料划分:同质外延和异质外延按工艺方法划分:气相外延(VPE),液相外延(LVP),固相外延(SPE),分子束外延(MB

2、E)按温度划分:高温外延(1000℃以上);低温外延(1000℃以下);变温外延--先低温下成核,再高温下生长外延层按电阻率高低划分:正外延--低阻衬底上外延高阻层;反外延--高阻衬底上外延低阻层按外延层结构分类:普通外延,选择外延,多层外延其它划分方法:按结构划分;按外延层厚度划分等气相外延工艺成熟,可很好的控制薄膜厚度,杂质浓度和晶格的完整性,在硅工艺中一直占主导地位同质外延又称为均匀外延,是外延层与衬底材料相同的外延。异质外延也称为非均匀外延,外延层与衬底材料不相同,甚至物理结构也与衬底完全不同。GaAs/Si、SOI(SOS)等材料就可通过异质外延工艺获得。异质外延的相容性1.衬

3、底与外延层不发生化学反应,不发生大量的溶解现象;2.衬底与外延层热力学参数相匹配,即热膨胀系数接近。以避免外延层由生长温度冷却至室温时,产生残余热应力,界面位错,甚至外延层破裂。3.衬底与外延层晶格参数相匹配,即晶体结构,晶格常数接近,以避免晶格参数不匹配引起的外延层与衬底接触的界面晶格缺陷多和应力大的现象。异质外延生长工艺的两种类型异质外延衬底和外延层的材料不同,晶体结构和晶格常数不可能完全匹配。外延生长工艺不同,在外延界面会出现两种情况——应力释放带来界面缺陷,或者在外延层很薄时出现赝晶(pseudomorphic)晶格失配latticemismatch失配率其中:a外延层晶格参数;

4、a′衬底晶格参数。有热膨胀失配系数和晶格常数失配率。热失配影响单晶薄膜物理和电学性质晶格失配导致外延膜中缺陷密度非常高特点外延生长时掺入杂质的类型、浓度都可以与衬底不同,增加了微电子器件和电路工艺的灵活性。多次外延工艺得到多层不同掺杂类型、不同杂质含量、不同厚度,甚至不同材料的外延层。3.1.3外延工艺用途双极型晶体管优势:1.高的集电结击穿电压2.低的集电极串联电阻利用外延技术的pn结隔离是早期双极型集成电路常采用的电隔离方法。P-Si衬底n+埋层n-Si外延层p+隔离墙SiO2pn结隔离示意图将CMOS电路制作在外延层上比制作在体硅抛光片上有以下优点:①避免了闩锁效应;②避免了硅层中

5、SiOx的沉积;③硅表面更光滑,损伤最小。P阱n阱制作在外延层上的双阱CMOS剖面图微波器件的芯片制造,需要具有突变杂质分布的复杂多层结构衬底材料。可以采用多层外延工艺来实现这类衬底材料的制备。采用异质外延的SOS/CMOS电路,外延衬底为绝缘的蓝宝石,能够有效地防止元件之间的漏电流,抗辐照闩锁;而且结构尺寸比体硅CMOS电路小,因SOS结构不用隔离环,元件制作在硅外延层小岛上,岛与岛之间的隔离距离只要满足光刻工艺精度,就能达到电隔离要求,所以元件之间的间距很小,CMOS电路的集成度也就提高了。3.2气相外延硅气相外延(vaporphaseepitaxy,VPE),指含Si外延层材料的物

6、质以气相形式输运至衬底,在高温下分解或发生化学反应,在单晶衬底上生长出与衬底取向一致的单晶。与CVD(ChenmicalVaporDeposition,化学汽相淀积)类似,是广义上的CVD工艺。外延工艺常用的硅源四氯化硅SiCl4(sil.tet),是应用最广泛,也是研究最多的硅源--------主要应用于传统外延工艺三氯硅烷SiHCl3(TCS),和SiCl4类似但温度有所降低----常规外延生长二氯硅烷SiH2Cl2(DCS)----更低温度,选择外延硅烷SiH4,更适应薄外延层和低温生长要求,得到广泛应用。新硅源:二硅烷Si2H6-----低温外延3.2.1硅的气相外延工艺卧式气相

7、外延设备示意图工艺步骤及流程两个步骤:准备阶段:准备硅基片和进行基座去硅处理;硅的外延生长基座去硅的工艺流程:N2预冲洗→H2预冲洗→升温至850℃→升温至1170℃→HCl排空→HCl腐蚀→H2冲洗→降温→N2冲洗工艺外延生长工艺流程:N2预冲洗→H2预冲洗→升温至850℃→升温至1170℃→HCl排空→HCl抛光→H2冲洗附面层→外延生长(通入反应剂及掺杂剂)→H2冲洗1170℃→降温→N2冲洗作用是将硅基片表面残存的氧化物(S

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。