组合逻辑电路地设计实验资料报告材料.doc

组合逻辑电路地设计实验资料报告材料.doc

ID:58493101

大小:1.64 MB

页数:7页

时间:2020-10-21

组合逻辑电路地设计实验资料报告材料.doc_第1页
组合逻辑电路地设计实验资料报告材料.doc_第2页
组合逻辑电路地设计实验资料报告材料.doc_第3页
组合逻辑电路地设计实验资料报告材料.doc_第4页
组合逻辑电路地设计实验资料报告材料.doc_第5页
资源描述:

《组合逻辑电路地设计实验资料报告材料.doc》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、实验一组合逻辑电路的设计1.实验目的1,掌握组合逻辑电路的功能分析与测试2,学会设计以及实现一位全/减加器电路,以及舍入与检测电路设计。2.实验器材74LS00二输入四与非门74LS04六门反向器74LS10三输入三与非门74LS86二输入四异或门74LS73负沿触发JK触发器74LS74双D触发器3.实验容1>.设计舍入与检测的逻辑电路:1.输入:4位8421码,从0000-1001输入信号接4个开关,从开关输入。2.输出:当8421码>=0101(5)时,有输出F1=1当8421码中1的个数是奇数时,有输出F2=1,电路框图2>,设计一位全加/全减器

2、如图所视:当s=1,时做减法运算,s=0时做加法运算。A,B,C分别表示减数,被减数,借位(加数,被加数,进位)1.实验步骤1>.设计一个舍入与检测逻辑电路:做出真值表:作出卡诺图,并求出F1,F2根据F1F2的表达式做出电路图:按照电路图连接号电路,并且验证结果是否与设计相符。2,>设计一位全加/全减器做出真值表:F1的卡诺图F1卡诺图:F2的卡诺图按照电路图连接号电路,并且验证结果是否与设计相符。1.实验体会通过这次试验,我了解了用仪器拼接电路的基本情况。懂得了从电路图到真实电路的基本过程。在连接的时候,很容易因为线或者门出现问题。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。