数字延迟锁相环DLL.doc

数字延迟锁相环DLL.doc

ID:58528409

大小:32.00 KB

页数:2页

时间:2020-09-03

数字延迟锁相环DLL.doc_第1页
数字延迟锁相环DLL.doc_第2页
资源描述:

《数字延迟锁相环DLL.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、数字延迟锁相环DLL随着FPGA的集成化越来越高,超大规模的FPGA已经不是梦想2002年11月,Xilinx也发布了新的Spartan系列产品,12月Xilinx对外宣布,将于2003年下半年在IBM位于纽约EastFishkill的12英寸晶圆厂,批量生产90nm的Spartan3系列产品。Spartan-III的系统门级数最高可以达到50M,超大系统在一个芯片上实现已经成为可能,这么大的系统要作到相当稳定就得依赖系统的同步时钟了,但是布局布线难度的成倍的增长,尤其是布线所导致的延迟,虽然有专用的全局时钟通道也难免使系统时钟在传播中产生一定的延迟.为了解决这个问题,XILINX早就在Spa

2、rtan,Vertex系列的产品中嵌入了数字延迟琐相环(DLL)用于全局时钟的管理.除了可以消除时钟分配延迟外,DLL还提供了多种时钟域的高级控制.DLL可以产生时钟源的四个正交相位,90,180,270,360度,可以将时钟进行x2,x4,x8,x16等倍频,还可以1.5,2,2.5,3,4,5,8和16分频.DLL还可以作为时钟镜像反射,通过DLL驱动一个输出到片外然后再反射到片内,来判断板级间的延迟.DLL可以用于修正多个Spartan-II器件之间的电路板级时钟延迟.为了保证在器件“唤醒”前就建立好系统时钟,DLL可以延迟器件配置过程的结束,直到DLL锁定。DLL的库符号如下:

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。