第4章_QuartusII应用向导ppt课件.ppt

第4章_QuartusII应用向导ppt课件.ppt

ID:58700874

大小:5.54 MB

页数:111页

时间:2020-10-04

第4章_QuartusII应用向导ppt课件.ppt_第1页
第4章_QuartusII应用向导ppt课件.ppt_第2页
第4章_QuartusII应用向导ppt课件.ppt_第3页
第4章_QuartusII应用向导ppt课件.ppt_第4页
第4章_QuartusII应用向导ppt课件.ppt_第5页
资源描述:

《第4章_QuartusII应用向导ppt课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、EDA技术实用教程第4章QuartusII应用向导QuartusⅡ软件的设计流程及功能设计流程:设计输入、编译、仿真和下载等编辑输入法:图形、文本、符号和内存编辑与MATLAB和DSPBuilder结合,可实现基于FPGA的DSP硬件系统开发与SOPCBuilder结合,可实现SOPC系统开发QuartusⅡ软件的图形用户界面状态区信息区工作导航区快捷命令工具条工作区菜单命令区4.1基本设计流程4.1.1建立工作库文件夹和编辑设计文件⑴新建一个文件夹⑵输入源程序⑶文件存盘4.1基本设计流程4.1.1建立工作库文件夹和编辑设计文件⑴新建一个文件

2、夹⑵输入源程序⑶文件存盘4.1基本设计流程4.1.2创建工程⑴打开并建立新工程管理窗口选择File/NewProjectWizard命令,打开下面的对话框项目路径项目名称项目顶层实体名(一般与项目名称相同)依次单击Next,打开工具设置,选择目标器件和器件封装方式、引脚数目和速度级别对话框,最后单击Finish4.1基本设计流程4.1.2创建工程⑵将设计文件加入工程中4.1基本设计流程4.1.2创建工程⑶选择目标芯片4.1基本设计流程4.1.2创建工程⑷工具设置用于选择输入的HDL类型和综合工具用于选择仿真工具用于选择时序分析工具注意:都不作

3、选择时,表示仅仅选择QuartusⅡ自含的所有EDA设计工具,不包括外加的EDA工具⑸结束设置例,输入如下电路。图形编辑窗口左侧的工具条中每个按钮的功能双击原理图编辑窗口中的任意位置,或者选择EditInsertSymbol命令,打开选择元件对话框项目路径参数可设置的强函数元件库基本元件库由此输入所需要的元件名设计编译1.编译设计应先选择下载的目标芯片,选择AssignmentSetings命令,在对话框中选择左侧Categoty下的Device选项,选择目标芯片型号2.开始编译选择Processing / Start compilati

4、on命令,或单击快捷按钮。如果编译有错误,需要修改设计,并重新编译。7.2.4设计仿真1.建立波形文件(*.vwf)选择FileNew命令,弹出对话框,选择OtherFiles选项卡中的vectorwaveformfile项,2.输入信号节点选择EditInsertNodeorBus命令,或者在波形文件编辑窗口的Name栏中右击,选择InsertNodeorBus命令,打开插入节点或总线对话框在上图对话框中单击NodeFinder按钮,打开对话框,在Filter下拉列表框中选择Pina::all,然后单击List按钮通过这些按钮选择观察的

5、节点信号3.设置输入节点波形(1)设置仿真时间域。选择EditEndTime命令,在出现的对话框中,设置仿真结束时间。有需要的话,要修改仿真栅格大小,选择EditGridSize命令(2)编辑输入信号(3)波形文件保存(*.vwf)(4)设置仿真器。选择AssignmentsSettingsSimulatorSettings(5)运行仿真器。选择ProcessingStartSimulation命令(6)延时分析。4.1基本设计流程4.1.3编译前设置⑴选择FPGA目标芯片⑵选择配置器件的工作方式4.1基本设计流程4.1.3编译前设

6、置⑶选择配置器件和编程方式⑷选择目标器件引脚端口状态⑸选择确认VHDL语言版本4.1基本设计流程4.1.4全程编译4.1基本设计流程4.1.5时序仿真⑴打开波形编辑器4.1基本设计流程4.1.5时序仿真⑵设置仿真时间区域⑶波形文件存盘4.1基本设计流程4.1.5时序仿真⑷将工程CNT10的端口信号节点选入波形编辑器中4.1基本设计流程4.1.5时序仿真⑷将工程CNT10的端口信号节点选入波形编辑器中4.1基本设计流程4.1.5时序仿真⑸编辑输入波形(输入激励信号)4.1基本设计流程4.1.5时序仿真⑹总线数据格式设置和参数设置4.1基本设计流

7、程4.1.5时序仿真⑹总线数据格式设置和参数设置4.1基本设计流程4.1.5时序仿真⑹总线数据格式设置和参数设置4.1基本设计流程4.1.5时序仿真⑺仿真器参数设置4.1基本设计流程4.1.5时序仿真⑻启动仿真器⑼观察仿真结果4.1基本设计流程4.1.6应用RTL电路图观察器4.2引脚设置与硬件验证(略)4.2.1引脚锁定4.2引脚设置与硬件验证4.2.1引脚锁定4.2引脚设置与硬件验证4.2.1引脚锁定4.2引脚设置与硬件验证4.2.1引脚锁定4.2引脚设置与硬件验证4.2.2编译文件下载4.2引脚设置与硬件验证4.2.2编译文件下载4.2

8、引脚设置与硬件验证4.2.2编译文件下载4.2引脚设置与硬件验证4.2.3AS模式编程4.2.4JTAG间接模式编程配置器件1.将SOF文件转化为JTAG间接配置文

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。