第2章TMS320C55x的硬件结构改ppt课件.ppt

第2章TMS320C55x的硬件结构改ppt课件.ppt

ID:58706792

大小:888.50 KB

页数:52页

时间:2020-10-04

第2章TMS320C55x的硬件结构改ppt课件.ppt_第1页
第2章TMS320C55x的硬件结构改ppt课件.ppt_第2页
第2章TMS320C55x的硬件结构改ppt课件.ppt_第3页
第2章TMS320C55x的硬件结构改ppt课件.ppt_第4页
第2章TMS320C55x的硬件结构改ppt课件.ppt_第5页
资源描述:

《第2章TMS320C55x的硬件结构改ppt课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、TMS320C55x的总体结构封装和引脚功能CPU结构CPU寄存器存储空间和I/O空间堆栈操作中断和复位操作第2章TMS320C55x的硬件结构2.1TMS320C55x的总体结构C55x芯片由CPU、存储空间、片内外设组成不同芯片体系结构相同,具有相同的CPU,片上存储器和外围电路配置有所不同图2-1TMS320VC5509A框图2.1.1C55xCPU内部总线结构内部独立总线:12组程序地址总线(PAB):1组,24位程序数据总线(PDB):1组,32位数据读地址总线(BAB、CAB、DAB):3组,24位数据读总线(BB、CB、DB):3组,16位数据写地址总线(EAB、

2、FAB):2组,24位数据写总线(EB、FB):2组,16位。2.1.2C55x的CPU组成组成:32×16位指令缓冲队列;指令译码器。功能:接收程序代码并放入指令缓冲队列;由指令译码器解释指令,再把指令流传给其它的工作单元指令缓冲单元(I单元)程序流单元(P单元)地址-数据流单元(A单元)数据运算单元(D单元)存储器接口单元(M单元)组成:程序地址发生器;程序控制逻辑功能:产生所有程序空间地址,并送到PAB总线组成:数据地址产生电路(DAGEN);附加16位ALU和1组寄存器功能:产生读/写数据空间地址,并送到BAB、CAB、DAB总线组成:1个40位的筒形移位寄存器(bar

3、relshifter);2个乘加单元(MAC);1个40位的ALU;若干寄存器。功能:CPU中最主要的部分,是主要的数据处理部件是CPU和数据空间或I/O空间之间传输所有数据的中间媒介2.1.3C55x存储器配置存储空间支持的存储器类型特点片内存储空间共有352KB(176K字);外部存储空间共有16MB(8M字)异步SRAM、EPROM;同步DRAM;同步突发SRAM采用统一的程序/地址空间存储空间;I/O空间与程序/地址空间分开存储器5501550255035506550755095510ROM(KB)32326464646432RAM(KB)326464128128256

4、320表2-1C55x片内存储器配置2.1.4C55x外设配置模数转换器(ADC)可编程数字锁相环时钟发生器(DPLL)指令高速缓存(I-Cache)外部存储器接口(EMIF)直接存储器访问控制器(DMA)多通道串行缓冲口(McBSP)10位,用于采集电压、面板旋钮的输入值VC5509A的时钟频率可达200MHz,最小机器周期为5ns1个可配置的24KB的存储器,可最小化对外部存储区的访问可以实现与各种存储器件无缝连接在无CPU涉入的情况下,允许数据在内部存储器和外部存储器、增强型主机接口(EHPI)之间传输为全双工串口,VC5509设有3个McBSP增强型主机接口(EHPI)

5、2个16位的通用定时/计数器8个可配置的通用I/O引脚(GPIO)实时时钟(RealTimeClock,RTC)看门狗定时器(WatchdogTimer)USB为16位并行接口,用于提供主处理器对DSP上的内部存储器的访问,可被配置成复用或非复用形式提供一个时间参考,并能产生基于时间的报警来中断DSP可以在软件陷入循环有没有受控退出的情况下,防止系统死锁目前VC5506、VC5507、VC5509各提供了1个USB接口表2-2C55x片内外设配置2.2C55x的封装和引脚功能不同C55x芯片通常有不同封装为满足不同用途需求,C55x同一个芯片也往往有多种封装本节以TMS320V

6、C5509APGE封装为例讲述引脚配置及功能只给出VC5509APGE引脚的定义和简要描述,详细描述请参考文献[SPRS205J图2-2TMS320VC5509A的封装(a)179脚BGA封装(底视图)(b)144脚PGE封装(顶视图)图例2.2.1引脚属性表2-3VC5509APGE信号引脚对应图(1)表2-3VC5509APGE信号引脚对应图(2)表2-3VC5509APGE信号引脚对应图(3)表2-3VC5509APGE信号引脚对应图(4)2.2.2引脚信号定义与描述并行总线引脚初始化、中断和复位引脚位输入/输出信号振荡器/时钟信号实时时钟I2C总线McBSP接口USB接

7、口A/D接口测试/仿真引脚电源引脚1.并行总线引脚A[13:0]C55x内核的并行地址总线A13~A0的外部引脚。3种功能:HPI地址线HPI.HA[13:0]EMIF地址总线EMIF.A[13:0]通用输入输出GPIO.A[13:0]D[15:0]C55x内核的并行双向数据总线D15~D02种功能:EMIF数据总线(EMIF.D[15:0])HPI数据总线(HPI.HD[15:0])C0:EMIF异步存储器读选通(EMIF.)或通用输入输出口8(GPIO.8)C1:EMIF异步输出使能

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。