第14章触发器和时序逻辑电路ppt课件.ppt

第14章触发器和时序逻辑电路ppt课件.ppt

ID:58713318

大小:1.28 MB

页数:54页

时间:2020-10-04

第14章触发器和时序逻辑电路ppt课件.ppt_第1页
第14章触发器和时序逻辑电路ppt课件.ppt_第2页
第14章触发器和时序逻辑电路ppt课件.ppt_第3页
第14章触发器和时序逻辑电路ppt课件.ppt_第4页
第14章触发器和时序逻辑电路ppt课件.ppt_第5页
资源描述:

《第14章触发器和时序逻辑电路ppt课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第14章触发器和时序逻辑电路14.1双稳态触发器14.2寄存器14.3计数器14.5应用举例数字电路按照功能的不同分为两类:组合逻辑电路、时序逻辑电路。第14章触发器和时序逻辑电路时序逻辑电路的特点:它的输出状态不仅决定于当时的输入状态,而且还与电路的原来状态有关,即时序逻辑电路具有记忆功能。组合逻辑电路的特点:只由逻辑门电路组成,它的输出变量状态完全由当时的输入变量的组合状态来决定,而与电路的原来状态无关,它不具有记忆功能。触发器是时序逻辑电路的基本单元。触发器的特点:(1)触发器有两个可能的稳定工作状态;(2)触发器具有记忆功能。要

2、求:掌握逻辑符号、状态表以及触发方式分类:按结构分类:主从型、维持阻塞型等按功能分类:有RS、D、JK、T触发器等按触发方式分类:有电平触发、主从触发、边沿触发14.1双稳态触发器14.1.1RS触发器14.1双稳态触发器1.基本RS触发器Q&G1&G2逻辑图触发器有两个稳定状态:(1),称为复位状态(0态);(2),称为置位状态(1态);两个输入端和平时固定接高电位,处于1态,当加负脉冲后,由1态变为0态。基本RS触发器的逻辑式1(1)设SD=1,RD=0100101.电路组成及工作原理&&RDSDQQ••¯Qn=1,Qn=0¯则Qn

3、+1=0,Qn+1=1¯011010&&RDSDQQ••¯则Qn+1=QnQn=0,Qn=1¯则Qn+1=1,Qn+1=0¯(2)设SD=0,RD=1(3)设SD=RD=1,直接置0端直接置1端禁用禁用Q&G1&G2逻辑图逻辑功能保持原状态不变禁止出现基本RS触发器的逻辑状态表Q0100111不变00不定SRQ图形符号低电平有效SDRDQnQn+1特性表110011111010100001010111000禁用001禁用基本RS触发器的波形图QQ0100111不变00不定基本RS触发器的特点输入直接控制输出,当输入信号发生变化时,触发器

4、的输出状态按其逻辑功能立即发生变化。基本RS触发器的逻辑状态表2.可控RS触发器Q&G1&G2&G3&G4RSCP逻辑电路直接置0端直接置1端时钟脉冲端触发器在某一特定时刻按输入信号的状态翻转,称为同步触发器,或可控触发器。这一时刻由外加时钟脉冲CP来决定。导引电路2.可控RS触发器&G3&G4Q&G1&G2RSCP可控RS触发器的逻辑式101001可控RS触发器的逻辑状态表Qn+100Qn01110011不定RS当R和S的状态相反时,时钟脉冲来到后,输出Q端的状态总是与S端相同。逻辑功能SRQ图形符号S1SR1RC1CPRSQ可控RS

5、触发器的工作波形图(初态Q=0)存在的问题:空翻现象注意:触发器的输出状态由CP脉冲高电平时对应的R和S决定SRQ图形符号S1SR1RC1CPCP可控RS触发器的逻辑状态表Qn+100Qn01110011不定RS1电路结构:由两个同步RS触发器和一个非门构成。14.1.2JK触发器SRSDRDCQQSRSDRDCQQ&&主从JK1CPQQSDRD主从型JK触发器逻辑状态表Qn+100Qn01010111JK主从型触发器具有在CP从1下跳为0时翻转的特点,即具有在时钟脉冲下降沿触发翻转的特点。SRQ图形符号J1JK1KC1CP保持功能置

6、0功能置1功能计数或翻转功能例:已知下降沿触发的J-K触发器,J和K端的输入信号波形如图,而且已知触发器原为0态,求输出端Q的波形。JKQCP1234注意:触发器的输出Q的状态由CP脉冲下降沿对应的J和K决定,并在下降沿翻转。Qn+100Qn01010111JK14.1.3D触发器图形符号SRQD1DC1CPSRQJ1JK1KC1CP1D逻辑图D触发器的逻辑状态表DnQn+10011用JK触发器构成的D触发器由JK触发器构成的D触发器具有在时钟脉冲下降沿触发并翻转的特点国内生产的D触发器主要是维持阻塞型,是在时钟脉冲的上升沿触发翻转,图

7、形符号如左下图。上升沿D触发器图形符号SRQD1DC1CP也可将D触发器连接如下图,它的逻辑功能是:每来一个时钟脉冲CP,翻转一次,即具有计数功能。Q1DC1CP具有计数功能D触发器接法CP例:已知维持阻塞型D触发器,CP和D端的波形,D触发器为上升沿触发,试画出输出端Q的波形。DQ注意:触发器的输出状态由CP脉冲上升沿对应的D决定。并在CP脉冲上升沿翻转。在其它时间输出状态不会发生变化。上升沿D触发器图形符号SRQD1DC1CPD0C0D1C1&CPF0F1Q0Q1Z各位触发器控制信号的逻辑函数式C0=CP(上升沿触发)C1=Q0

8、,练习D1=Q1D0=Q0CPQ0Q1Z132456Z=Q1Q0nn逻辑电路图及A,B,K和CP脉冲的波形如图,试画出J和Q的波形(设Q的初始状态为“0”)。QQSDJCKRDQ≥1ABCPCABKJQDR

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。