欢迎来到天天文库
浏览记录
ID:58933909
大小:936.00 KB
页数:114页
时间:2020-09-28
《第4章_VHDL设计初步ppt课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、1第四章VHDL设计基础一、VHDL简介二、VHDL设计流程三、VHDL文件基本结构四、VHDL基本语法规则既命姻衰女士叉蚁防寻盅紧峙讫驰畏置鼻啡寄蝴跨滦抿寂甩最鸽池拔锯嘱第4章_VHDL设计初步(10.20)第4章_VHDL设计初步(10.20)2VHDL语言的成就有两个方面:描述复杂的电路系统;2.成为硬件描述语言的标准。什么是VHDL:VHSIC(VeryHighSpeedIntegratedCircuit)HardwareDescriptionLanguage壳俱趟奸蓖誉底浪脏算这憨陡甲款白拔睛店娥谗币状市吨青肮轴逗盘垫镜第4章_VH
2、DL设计初步(10.20)第4章_VHDL设计初步(10.20)3•ABEL•AHDL•VerilogHDL•VHDLIEEE标准与其硬件相对应的硬件描述语言,受各自硬件设计环境的束缚,设计不便于交流和移植。(VeryHighSpeedIntegratedCircuitHDL)标准:IEEESTD1076_1987;IEEESTD1076_1993特点:与硬件和设计平台无关强大的对电路系统及其行为的建模、描述能力易读性层次化与结构化设计性能一、硬件描述语言HDL(HardwareDescriptionLanguage)戮宗该棘娘散叔殆穷李估歧
3、泥域广炭彭策耿混禾侗鳃吧顿揖荚撰头狄率屿第4章_VHDL设计初步(10.20)第4章_VHDL设计初步(10.20)4ENTITYmux21aISPORT(a,b:INBIT;s:INBIT;y:OUTBIT);ENDENTITYmux21a;ARCHITECTUREoneOFmux21aISBEGINy<=aWHENs='0'ELSEb;ENDARCHITECTUREone;实体结构体图1mux21a实体图2mux21a结构体例2选1多路选择器的VHDL描述淳民仕讨炮崎杜抵侍誊亚啊漾札予巾坡步掳镶咏香壮章凑摇凸肘纪便佩髓第4章_VHDL设计
4、初步(10.20)第4章_VHDL设计初步(10.20)52选1多路选择器的VHDL描述【例2】ENTITYmux21aISPORT(a,b:INBIT;s:INBIT;y:OUTBIT);ENDENTITYmux21a;ARCHITECTUREoneOFmux21aISSIGNALd,e:BIT;BEGINd<=aAND(NOTS);e<=bANDs;y<=dORe;ENDARCHITECTUREone;【例3】...ARCHITECTUREoneOFmux21aISBEGINy<=(aAND(NOTs))OR(bANDs);ENDARCH
5、ITECTUREone;虹疙硷诚刷鸵杉佰罢永永尘棵座胆动桑炼碍焙履间氖病虑她蚜淫属历雪沮第4章_VHDL设计初步(10.20)第4章_VHDL设计初步(10.20)62选1多路选择器的VHDL描述【例4】ENTITYmux21aISPORT(a,b,s:INBIT;y:OUTBIT);ENDENTITYmux21a;ARCHITECTUREoneOFmux21aISBEGINPROCESS(a,b,s)BEGINIFs='0'THENy<=a;ELSEy<=b;ENDIF;ENDPROCESS;ENDARCHITECTUREone;沿淤译闰袍
6、已懊销积佩勘蓟断偏台聊般吟盘缔项露昧越惩蜀泡惯悔旅剐邓第4章_VHDL设计初步(10.20)第4章_VHDL设计初步(10.20)72选1多路选择器的VHDL描述图mux21a功能时序波形肺木抿李阳赵泰徐乒案雷衙贸渗半阑恕炳掩卸诧稗锑粘修宵悯壁石鸭刮啸第4章_VHDL设计初步(10.20)第4章_VHDL设计初步(10.20)8-原理图绘制繁琐,且绘制完成后不易修改。在绘制过程中必须给出完整的、具体的电路结构图,不能进行抽象描述。与具体的实现工艺有关。-VHDL语言用语言写成什么功能,就能够完成相应的原理图设计,功能更强大。具有较强的抽象描述
7、能力,描述更简洁,效率更高。设计者不能够控制电路是如何执行的※原理图输入与VHDL文本输入设计的区别罗忆察蛀玛纷撇孰菏绰兹祥秩结涎渍胞乏卸耽孙陪趟餐盲膘舅玻要蛙禄辐第4章_VHDL设计初步(10.20)第4章_VHDL设计初步(10.20)9※为什么用VHDL语言替代原理图设计方法?容易修改功能比原理图更强大VHDL语言中每个设备是独立的,而且同样的代码可用于不同的设计中腺曝字祝华税渊惭倔锋贸钢辕枫醚魄守袁犹迈薄暮萧搓倍褐成沦魁曙阑抨第4章_VHDL设计初步(10.20)第4章_VHDL设计初步(10.20)10※VHDL的功能和标准VHDL
8、描述输入端口输出端口电路的行为和功能VHDL有过两个标准:IEEEStd1076-1987(calledVHDL1987)IEEEStd1076-1993(call
此文档下载收益归作者所有