工程实践IV_2017-2018学年__实验.doc

工程实践IV_2017-2018学年__实验.doc

ID:60990238

大小:168.00 KB

页数:16页

时间:2021-01-18

工程实践IV_2017-2018学年__实验.doc_第1页
工程实践IV_2017-2018学年__实验.doc_第2页
工程实践IV_2017-2018学年__实验.doc_第3页
工程实践IV_2017-2018学年__实验.doc_第4页
工程实践IV_2017-2018学年__实验.doc_第5页
资源描述:

《工程实践IV_2017-2018学年__实验.doc》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、工程实践IV第2次实验实验名称:七段数码管显示控制姓名:学号:实验合作者:学号:实验组别:实验时间:年月日试验地点:一、实验目的1.学习组合逻辑电路设计及测试;2.完成七段数码管控制电路设计及实现。二、实验内容及要求1.了解实验板的功能及使用方法,实验板布局见附录A(实验板使用USB接口馈电,请检查实验板上跳线USB_POW是否插有短路片)。2.在上次实验内容基础上,完成七段数码管控制电路设计。七段数码管各段编号及对应显示见附录B;3.学习用户约束条件设置方法,完成本FPGA管脚配置。FPGA硬件接点分配见附录C和附录D;4.学习FPGA配置;5.改变SW3的开关1、开关2、开关3的位置,验

2、证3-8译码器的正确性。三、设计内容(学生完成)芯片设计程序存储在教师指定文件夹。存储项目名称为:PROJECT_NO2四、实验建议(学生完成)如果空格不够,请加页。五、实验结论学生总结:附录AFPGA实验板布局图附录B七段数码管说明图2七段数码管各段编号表1七段数码管译码显示表十进制数译码显示ABCDEFGH0("00000101")000001011("10011111")100111112("00100011")001000113("00001011")000010114("10011001")100110015("01001001")010010016("01000001")0100

3、00017("00011111")00011111附录CFPGA与七段数码管1连线FPGA七段数码管1管脚端口属性57输出(OUT)A58输出(OUT)B61输出(OUT)C62输出(OUT)D63输出(OUT)E64输出(OUT)F65输出(OUT)G68输出(OUT)片选附录DFPGA与SW3的开关1、开关2、开关3FPGASW3管脚端口属性86输出(IN)SW3的开关185输出(IN)SW3的开关281输出(IN)SW3的开关3工程实践IV第3次实验实验名称:发光二极管循环闪烁控制姓名:学号:实验合作者:学号:实验组别:实验时间:年月日实验地点:一、实验目的1、时序逻辑电路设计及测试;

4、2、完成发光二极管控制电路设计二、实验内容及要求1.自行设计发光二极管循环显示方式(欢迎设计有个性的显示方式);2.对50M全局时钟信号进行分频,输出设计所需的时钟信号;3.完成发光二极管循环显示方式控制电路设计;4.完成本工程FPGA管脚配置,硬件节点分配见附录A;5.装载FPGA程序后,按复位键,观察发光二极管DS01~DS04的工作状态,观察发光二极管是否按设计程序要求显示,是则表示实验成功。三、设计内容(学生完成)设计内容共两项:1发光二极管控制策略;2设计程序。第1项写入设计报告,第2项存储在教师指定文件夹内。存储项目名称为:PROJECT_NO3四、实验建议(学生完成)如果空格不

5、够,请加页。五、实验结论学生总结:附录AFPGA管脚与数码管和全局时钟连线FPGA七段数码管1管脚端口属性52输出(OUT)发光二极管DS0151输出(OUT)发光二极管DS0250输出(OUT)发光二极管DS0348输出(OUT)发光二极管DS0446输出(OUT)发光二极管DS0545输出(OUT)发光二极管DS0644输出(OUT)发光二极管DS0743输出(OUT)发光二极管DS0842输出(OUT)发光二极管DS0940输出(OUT)发光二极管DS1039输出(OUT)发光二极管DS1137输出(OUT)发光二极管DS1236输出(OUT)发光二极管DS1335输出(OUT)发光二

6、极管DS1434输出(OUT)发光二极管DS1533输出(OUT)发光二极管DS1622输入(IN)复位按纽(BUTTON8)21输入(IN)BUTTON724输入(IN)BUTTON626输入(IN)BUTTON527输入(IN)BUTTON428输入(IN)BUTTON329输入(IN)BUTTON231输入(IN)BUTTON180输入(IN)50M全局时钟输入端工程实践IV第4次实验实验名称:数字钢琴姓名:学号:实验合作者:学号:实验组别:实验时间:年月日实验地点:一、实验目的1、时序逻辑电路设计及测试;2、分频电路设计及应用;二、实验内容及要求1.根据附录B计算对应音符的分频倍数;

7、2.对50M全局时钟信号进行分频,输出设计所需的时钟信号;3.完成用按钮控制音符播放(按下按钮,播放对应音符);4.完成本工程FPGA管脚配置,硬件节点分配见附录A;5.装载FPGA程序后,按下各个按钮,听声音是否与设计的相一致,是则表示实验成功。三、设计内容(学生完成)设计内容共两项:1分频控制策略;2设计程序。第1项写入设计报告,第2项存储在教师指定文件夹内。存储项目名称为:PROJECT_NO4四、实验

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。