EDA技术与工具课程报告.doc

EDA技术与工具课程报告.doc

ID:61005164

大小:728.50 KB

页数:17页

时间:2021-01-19

EDA技术与工具课程报告.doc_第1页
EDA技术与工具课程报告.doc_第2页
EDA技术与工具课程报告.doc_第3页
EDA技术与工具课程报告.doc_第4页
EDA技术与工具课程报告.doc_第5页
资源描述:

《EDA技术与工具课程报告.doc》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、目录一、我对这门课程的整体印象1二、后端设计讲稿11、后端设计的概念12、后端设计包含的流程及使用的工具23、按照流程顺序对各个流程进行详细介绍2(1)数据准备2(2)Astro使用第二步:布局规划(Floorplan)7(3)Astro使用第三步:布局(Placement)9(4)Astro使用第四步:时钟树综合(CTS)10(5)Astro使用第五步:布线12(6)设计检查:DRC和LVS15(7)Tapeout16三、对讲稿的评价16(1)优点16(2)缺点16四、难点分析16(1)列出难听懂的地方16(2)分析原因1

2、6五、提出建议16(1)对学生的建议17(2)对老师的建议17EDA技术与工具课程报告学院:自动化学院姓名:陈小勇学号:一、我对这门课程的整体印象当我看到这门课程的时候,我以为只是学习一些电子自动化设计软件的,结果这门课程包含的内容出乎我所料,而且很多名词以前也没见过。当然,包含的内容多也不是没有好处,至少我接触了很多新的名词,学会了以前我不知道的一些概念,通过了解这些名词,我就知道我对哪些方面比较感兴趣,也就找到学习的方向。但内容过多又引发了一个问题,在有限的时间内想把这些名词讲的很细,似乎是不可能的,所以同学们想深入了解

3、这些新的东西有一定的难度。对此,本人提出三点建议,一是增加本课程的课时,二是做到粗中有细,就是说有一些内容其他课程涉及到的,可以讲快点,有些比较重要而且同学们比较陌生的可以讲慢点,三是减少部分内容。个人认为可以用一节课很快讲完集成电路设计和EDA这一节。前端设计,后端设计和HDL在其他课程都有涉及,可以较快讲完。其他的可以稍微讲详细点。如果要减少内容的话,可以将HDL这一节去掉。二、后端设计讲稿1、后端设计的概念什么是后端设计,后端设计包括哪些内容呢?IC后端设计是指将前端设计产生的门级网表通过EDA设计工具进行布局布线和进

4、行物理验证并最终产生供制造用的GDSII(GDSII是一种时序提供格式,用于设计工具、计算机和掩膜制造商之间进行半导体物理制板的数据传输)数据的过程。其主要工作职责有:芯片物理结构分析、逻辑分析、建立后端设计流程、版图布局布线、版图编辑、版图物理验证、联络代工厂并提交生产数据。作为连接设计与制造的桥梁,合格的版图设计人员既要懂得IC设计、版图设计方面的专业知识,还要熟悉制程厂的工作流程、制程原理等相关知识。正因为其需要掌握的知识面广,而国内高校开设这方面专业比较晚,IC后端设计工程师的人才缺口更为巨大。2、后端设计包含的流程

5、及使用的工具(a)后端设计包含的流程:(1)数据准备(2)布局规划(3)布局(Placement)-自动放置标准单元(4)时钟树生成(CTSClocktreesynthesis)(5)STA静态时序分析和后仿真(6)ECO(EngineeringChangeOrder)(7)Filler的插入(padfliier,cellfiller)(8)布线(Routing)(9) DummyMetal的增加(10)DRC(设计规则检查:DesignRuleChecking)和LVS(版图与电路图一致性检查:LayoutversusSc

6、hematicChecking)(11)Tapeout(b)后端设计所使用的工具仿真工具:Mentormodelsim/Questasim综合工具:SynopsysDC时序分析:SynopsysPT形式验证:CadenceLEC后端APR(AutoPlacement&Route):CadenceSoCEncounter后端参数提取:MenterCalibre3、按照流程顺序对各个流程进行详细介绍下面就每个流程做详细介绍(1)数据准备在后端设计之前,我们需要准备什么数据呢?其中包含两项内容,一个是前端提供的文件,另一个是Fou

7、ndry提供的后端库文件,只有这两个数据准备好了,我们才可以开始后端的设计。前端提供的文件:•综合后的门级的verilog文件门级网表怎么生成的呢?门级网表通常是DesignConpiler这类综合工具产生的。这类逻辑综合工具“综合”了RTL(registertransferlevel)code,使它转换成门级网表,并在设计约束下使其速度和尺寸最优化。•时序文件(SDC)SDC(SynopsysDesignConstraints),是Synopsys的设计约束条件,有其特定的格式,由Synopsys公司的时续分析工具Prim

8、eTime生成,在自动布局布线过程中输入SDC文件,将使P&R过程满足时序设计要求。•PAD放置信息文件(TDF)TDF文件定义了PAD的名称,PAD的尺寸,PAD放置的方向位置。•库转换文件(DEF)在设计交换形式(DEF)中设计数据的ASCII表现,包括设计网表(所有单元及它们的连接说

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。