第七讲译码器(课时).ppt

第七讲译码器(课时).ppt

ID:61835297

大小:1.29 MB

页数:26页

时间:2021-03-23

第七讲译码器(课时).ppt_第1页
第七讲译码器(课时).ppt_第2页
第七讲译码器(课时).ppt_第3页
第七讲译码器(课时).ppt_第4页
第七讲译码器(课时).ppt_第5页
资源描述:

《第七讲译码器(课时).ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、数字电子技术第七讲译码器逻辑功能测试4课时P2抢答器的设计与调试二、抢答器的设计与调试2.1译码器2.1.1显示译码器2.1.2变量译码器2.2优先编码器2.3锁存器2.4八人抢答器LED数码管LC5011:演示二、抢答器的设计与调试2.1.1显示译码器常见的显示器件有:LCD和LED二、抢答器的设计与调试P2.1译码器功能的测试2.1.1显示译码器显示译码器及LED数码管功能测试二、抢答器的设计与调试演示2.1.1显示译码器CD4511管脚图和逻辑符号:二、抢答器的设计与调试2.1.1显示译码器CD4511逻辑功能二、

2、抢答器的设计与调试2.1.1显示译码器CD4511功能真值表注:表示状态可以是0也可以是1;*表示状态锁定在LE=0时的输出状态。二、抢答器的设计与调试2.1.1显示译码器看一看:74LS138管脚排布及逻辑符号二、抢答器的设计与调试2.1.2变量译码器1、什么是译码器?译码器(Decoder)是一种组合逻辑电路,它将输入的二进制码转换为一定规律的控制信号。按照用途一般可分为变量译码器和显示译码器。2、什么是变量译码器?变量译码器的逻辑功能是将每个输入的二进制代码译成对应的输出高、低电平信号,常用的变量译码器有二进制译

3、码器(又称译码器)和二-十进制译码器(8421BCD译码器)两种。3、什么是二进制译码器?二进制变量译码器是使用最为广泛的一种将n个输入变为2n个输出的多输出端组合逻辑电路,每个输出端对应于一个最小项表达式(或最小项表达式的“非”表达式),因此又可以称为最小项译码器、最小项发生器电路。二、抢答器的设计与调试2.1.2变量译码器下图为3位二进制译码器的框图。输入的3位二进制代码共有8种状态,译码器将每个输入代码译成对应的一根输出线上的高电平(a图)或低电平(b图)信号,因此也把这个译码器叫做3-8线译码器。二、抢答器的设计

4、与调试2.1.2变量译码器4、什么是使能端?在中规模集成电路中,经常会碰到“使能端”(EnablePin),用来控制电路的工作状态,或利用它来在多个芯片中选择一部分芯片工作,因此有时又称其为“片选”输入端。使能端高电平有效的译码器及其逻辑符号二、抢答器的设计与调试2.1.2变量译码器思考:设计一个输出高电平有效的二四线译码器使能端低电平有效的译码器及其逻辑符号二、抢答器的设计与调试2.1.2变量译码器5、74LS138逻辑图74LS138是用TTL与非门组成的3位二进制变量译码器,其逻辑图,如图所示二、抢答器的设计与调试

5、2.1.2变量译码器译码器处于工作状态。否则译码器被禁止,所有的输出端被封锁在高电平。且A2,A1,A0称为地址输入端,当附加控制门GS输出为高电平,可得各输出的表达式:由上式可以看出三个变量的全部最小项“非”的形式。为二、抢答器的设计与调试2.1.2变量译码器项目:二进制变量译码器扩展电路功能测试项目编号:SZC2-3任务要求:按测试程序要求完成所有测试内容,并撰写测试报告(格式要求见附录A)。测试设备:数字电路综合测试台1台,数字万用表一只。做一做测试电路:利用使能端将2-4线译码器扩展为3-8线译码器二、抢答器的设

6、计与调试2.1.2变量译码器P2M1译码器功能的测试图2.1274LS139逻辑符号及管脚图二、抢答器的设计与调试时,第(1/2)片74LS138工作,而第(1/2)片74LS138被禁止,输入端上的1000~1111这8个代码被译成了。中对应端上的低电平信号,而上的输出为全1。这样就把两片3位二进制变量译码器通过3个“片选”输入端扩展成一个位二进制变量译码器。二、抢答器的设计与调试2.1.2变量译码器如何使用变量译码器实现组合逻辑函数功能?任意组合逻辑函数都可以用标准“与或”式(即最小项之和)的形式来表示,而根据前面所

7、学到的知识,若变量译码器输出为高电平有效,则每个输出端对应于一个最小项;若输出为低电平有效,则每个输出端对应于一个最小项的“非”逻辑。因此,利用门电路对变量译码器的输出端进行适当的运算,就可以得到所需的组合逻辑函数。以74LS138为例,它的输出为低电平有效,也就是说74LS138的每个输出对应于这三个输入的最小项的“非”逻辑。根据反演律,最小项之和形式的表达式可以很容易的转换为最小项“非”之积的形式。二、抢答器的设计与调试拓展知识2.1.2变量译码器因此,只需要将74LS138的这四个输出端送入一个4输入与非门中,就可

8、以在与非门的输出端上得到的组合逻辑函数。以此类推,74LS138可以实现任意的3变量组合逻辑函数。例:使用74LS138及门电路设计一个全加器,该电路有3个输入端,其中为本位的输入,另一个为前一位和的进位;输出有两个,一个为输入之和。另一个为两数之和的进位二、抢答器的设计与调试2.1.2变量译码器解:全加器功能真值表

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。