试比较动态ram与静态ram的优缺点

试比较动态ram与静态ram的优缺点

ID:14932880

大小:99.50 KB

页数:3页

时间:2018-07-31

试比较动态ram与静态ram的优缺点_第1页
试比较动态ram与静态ram的优缺点_第2页
试比较动态ram与静态ram的优缺点_第3页
资源描述:

《试比较动态ram与静态ram的优缺点》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、第六章3、试比较动态RAM与静态RAM的优缺点。答:静态RAM用触发器存储信息,各要不断电,信息就不会丢失,不需要刷新,但静态RAM集成度低,功耗大。动态RAM用电容存储信息,为了保持信息必须每隔1~2ms就要对高电平电容重新充电,称为刷新,因此必须含有刷新电路,在电路上较复杂,但动态RAM集成度高,且价格便宜。5、当CPU与低速存储器接口时,通常采用什么方法进行速度匹配?举例。答:通常采用的方法是使用“等待申请”信号,该方法是与CPU设计时设置一条“等待申请”输入线。若与CPU连接的存储器速度较慢,使CPU在规定的读写周期不能完成读写操作,则在CP

2、U执行访问存储器指令时,由等待信号发生器向信号CPU发生“等待申请”信号,使CPU在正常的读写周期之外再插入一个或几个等待周期,以使通过改变指令的时钟周期使系统速度变慢,从而达到与慢速存储器匹配的目的。例如,8086CPU中的READY(准备就绪)输入线就是为协调CPU与存储器或I/0端口之间的速度而设计的一条系统状态请求线。8、用1024×1位的RAM芯片组成16K×8位的存储器,需要多少个芯片?分为多少组?共需多少根地址线?地址线如何分配?试画出与CPU的连接框图。解:(1)共需要16×8=128个芯片(2)对此题,按照“8个一组”原则,应分为1

3、6组(3)∵地址线数R=log2P,P为存储单元数∴K=log2(16×1024)=14即需要14根地址线(4)可采用部分译码法对地址线进行分配:将A0~A9作为内存寻址;A10~A13作为片选信号;A14、A15任意如下图地址分配表:芯片组合片选信号A13~A10地址范围A13~A0100000000000020001000100013001000100010400110111011150100010001006010101010101701100110011080111011101119100010001000101001100110011110

4、10101010101210111011101113110011001100141101110111011511101110111016111111111111(5)与CPU的连接框图如下所示:4-16译码器由74LS138扩展获得9、DRAM接口电路与SRAM接口电路的主要区别是什么?答:(1)在存储原理上不同:DRAM芯片中的存储元是靠栅极上的电高的电荷存储信息的,时间一长将会引起信息丢失,所以必须定时刷新,而SRAM芯片则不需要刷新;(2)DRAM芯片的集成度高,存储容量大,使引脚数量不够用,故地址输入一般采用两路复用锁存方式。从而DRAM接口

5、比SRAM接口要复杂。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。