电磁干扰的产生及pcb设计中的抑制方案

电磁干扰的产生及pcb设计中的抑制方案

ID:15045379

大小:54.50 KB

页数:18页

时间:2018-08-01

电磁干扰的产生及pcb设计中的抑制方案_第1页
电磁干扰的产生及pcb设计中的抑制方案_第2页
电磁干扰的产生及pcb设计中的抑制方案_第3页
电磁干扰的产生及pcb设计中的抑制方案_第4页
电磁干扰的产生及pcb设计中的抑制方案_第5页
资源描述:

《电磁干扰的产生及pcb设计中的抑制方案》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、电磁干扰的产生及PCB设计中的抑制方案本文由jimmy3973贡献pdf文档可能在WAP端浏览体验不佳。建议您优先选择TXT,或下载源文件到本机查看。维普资讯http://www.cqvip.com第16卷第3期 2007年5月 航天器工程 V0.6NO311 . 152 SPACECRAFT ENGIEERIG NN电磁干扰的产生及PB设计中的抑制方案 C潘宇倩 (1国防科技大学航天与材料工程学院,沙长白东炜 407)(103 2北京空间飞行器总体设计部,京 109)北004 摘 要 电磁兼容性(MC常是制约设备间匹配性和正常性能实现的重要因素,E)因此电磁兼 容性设计也是航天器

2、设计中要考虑的关键因素。文章主要介绍了电磁干扰的产生原因,从合理 并布局与布线、电容的设计、辑电路的使用等方面论述了如何在印制电路板(C逻PB)设计过程中减 少电磁干扰。 关键词 电磁干扰中图分类号:1V4 PB设计 电磁兼容性 C文献标识码: A文章编号:6384(070—150 17—7820)302—5Cas fEMIa srii cmei ueo  ndRetanngShe nPCB sg DeinPAN uqa YinBAIDon gwe。i ( aina niriyo fneTehno1NtolUvest fDees colgy,Acdeyo rsc ndam fAeo

3、paea Maeil,agh 103Chn)traChnsa407,ia ( in nttt fSaerfSseEniern,in 004,ia 2BejgIsiueo pccatytm gneigBejg109Chn)i iAbsrc:EMC ei sa mpotntfco tatdsgni nira atrwhihetit qpetSmacnga orlc rsrcseuimn  thi ndnma caatr.Theeor hrcesrfeEMC eini heke at nt einoftesccatdsg st yfcori hedsg  h paerf.Thecus f

4、 aeo t heEMIpodto sirducdi hi pe.Theesnal au a ieautac— rucini ntoe ntspar raobelyotndwr lyo,cpai tnc eiaedsgn,a heus ftelitccrui r hndt eo h ogsi ictaesowni re orduc  nodrt eeEMIi heein nt dsg press oc.Ke r:EMIPCB sgywods;dein;EMC togeiItreec,MI。电磁干扰是指那 rmant nefrneE)c1引言  电磁兼容性(lcrmant oaiit

5、,EetogeiCmptly cbi些不希望产生的、响器件或系统正常工作的杂波 影信号 。 所有电器和电子设备工作时都会有间歇或连续 性的电压或电流变化,时变化速率还相当快,有这样 EMC是指“种器件、备或系统的性能,可以 )一设它使其在自身环境下正常工作并且不会对此环境中任 何其他设备产生强烈电磁干扰(EE 31—IEC6.2 18)。对于无线接收设备来说,用非连续频谱 97”采可部分实现EMC性能,很多例子也表明E但MC并 不是总能做到。例如在电脑和测试设备之间、印 打机和台式电脑间、窝电话和医疗仪器之间等都具 蜂有高频干扰,们把这种干扰称为电磁干扰(lc 我Ee—会导致在不同

6、频率内或频带间产生电磁能量,相 而应的电路则会将这种能量发射到周围的环境中。 E有两条途径离开或进入一个电路:MI辐射和 传导。信号辐射是通过外壳的缝、、孔或其他缺 槽开口泄漏出去;导则通过耦合到电源、号和控制线 传信上离开外壳,开放的空间中自由辐射,在从而产生干 扰。 收稿日期:070—5修回日期:070—620—10;20—21 作者简介:宇倩(96)女,程师,从事导航卫星电总体设计工作。潘17一,工现 维普资讯http://www.cqvip.com162 航天器工程 形成E必须具备三个基本要素:1传导或 MI()辐射的电磁干扰源;2耦合路径;3敏感部件(()()设 备)。例

7、如在印制电路板(rtdCrutBad Pie iior,nc 不稳定 ] 。3PB的E CMC设计 31合理布局与布线 .PB中,C)电磁干扰源于频率发生电路、料封装元 塑件等的电磁辐射、地线反弹噪声、长传输线及电缆 过互联等;耦合路径为能够传输射频(doFeun Rairqe— c,)yRF能量的介质,自由空间或金属互联等;如敏 在设备内部,布局或布线不当是造成干扰的首 要原因,大多数的干扰是发生在模拟数字混排的布 局网或布线不当的印制线之间。所以正确的布局和 布线

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。