fpga_asic-基于cpld工作模式可调的线阵ccd驱动电路设计

fpga_asic-基于cpld工作模式可调的线阵ccd驱动电路设计

ID:15566053

大小:49.00 KB

页数:14页

时间:2018-08-04

fpga_asic-基于cpld工作模式可调的线阵ccd驱动电路设计_第1页
fpga_asic-基于cpld工作模式可调的线阵ccd驱动电路设计_第2页
fpga_asic-基于cpld工作模式可调的线阵ccd驱动电路设计_第3页
fpga_asic-基于cpld工作模式可调的线阵ccd驱动电路设计_第4页
fpga_asic-基于cpld工作模式可调的线阵ccd驱动电路设计_第5页
资源描述:

《fpga_asic-基于cpld工作模式可调的线阵ccd驱动电路设计》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、FPGA_ASIC-基于CPLD工作模式可调的线阵CCD驱动电路设计FPGA_ASIC-基于CPLD工作模式可调的线阵CCD驱动电路设计.txt本文由烤鸭的幸福贡献pdf文档可能在WAP端浏览体验不佳。建议您优先选择TXT,或下载源文件到本机查看。光 子 学 报第3卷第3期9            21年3月00ATPTIASNCCAHOONCIIA文章编号:0441(000465102321)303Vl3o3o.9N.Mrh21ac00基于CL工作模式可调的线阵CD驱动电路设计PDC谭露雯,李景镇,陆小微,杨帆(深圳大学

2、电子科学与技术学院深圳市微纳光子信息技术重点实验室,广东深圳586)100摘 要:对传统驱动电路一旦做出修改,需对硬件或程序进行改变的缺点,型号为针则以介绍了一种工作模式可调的驱动方法.方法是利用复杂可编程逻该TD77的线阵CD为例,C10DC辑器件和控制外端结合,通过分别设置内外触发来实现的.在外触发模式下,利用外触发脉冲,可由内触发时,以调节CD的积分时间和驱动频率.提高可为用户控制CD的曝光和信号输出时间;CC针对EMC问题给出了线阵CD的外围驱动电路.验结果表明,方法调试方实该信号输出质量,C便、电路结构简单、集成度较高、输

3、出信号可靠稳定、受干扰小,可配合多种用户需要,对高速精确测量及线阵推扫模式具有一定参考价值.关键词:光电技术;线阵CD驱动;复杂可编程逻辑器件;工作模式;电磁兼容C中图分类号:34    文献标识码:TN6A    犱犻138/zb0093.46狅:0.78gx2130030引言 线阵CD由于具有实时传输光电变换信号、自C频能扫描速度快、率响应高、够实现动态测量等优已广泛应用在产品尺寸测量、分类和条形码等许点,多领域应用场合不同,CD的要求也不同,对C因.此驱动电路成为应用的关键技术之一.前,C目CD2驱动方法主要有直接数字电路驱动

4、法[],POMER34驱动方法[],单片机驱动方法[],结合直接数字电路56专用I驱动方法[]和可编与单片机的驱动方法[],C78程逻辑器件驱动方法[].基于这些方法得到的一般[]11驱动时序分析 低暗电流、有效像TD77是一种高灵敏度、C10D素单元为75个的双沟道并行输出线阵CD[].40C9它正常工作时需要5路脉冲驱动,转移脉冲S、即H驱动脉冲F与F、SP各12复位脉冲R和钳位脉冲C,脉冲时序之间的相位关系如图1.驱动设计,需要在修改硬件结构或者更改程序的基当频率较高时,波形易受础上才可以改变某些功能.为了解决这一问题,实现

5、电路的灵活多样电路干扰.性,出信号的稳定可靠性,本文以型号为输引进一种工作模式可TD77的线阵CD为例,C10DC调的设计方案.运用复杂可编程逻辑器件(opeCmlxPormmbeLgcDveCL)为时序设计rgaaloiei,PD作c载体,将选择器和外部控制电路相结合,用户可以在并宽范围内对驱动时序进行改变,结合电磁兼容(lcrMgecCmablyEMC)技术令Eetoentioptli,iit该CD电路板得到稳定可靠的信号输出.电路适用C于高速CD,记录一维瞬态信息具有一定意义,C对可用于线阵CD推扫模式.C图1 TD77的驱动

6、时序关系图C10DFg1 TmnhrfTD77i.iigcatoC10D当S脉冲高电平到来时,值F为高电平,正H1感光阵列和移位寄存器之间导通,敏区积存的信光号电荷便转移到相应奇、寄存器内.H电平由高偶S变低时,二者隔离,电荷信号则在脉冲F与F的驱12动下依次经O1与O2端口输出.于该CD是由SSC两列并行传输,因此一个周期时间内需要至少3977个驱动脉冲,首先输出1个虚设单元信号,输出再3然5个暗电流信号,后连续输出32个有效像素175单元.在紧接着输出的7个暗信号后再输出1个奇以后便是空驱动.空驱动数目可以是任偶检测信号,意的,

7、利用它可以延长光积分时间.2电路设计及硬件实现 国家自然科学基金(0702资助6474)Tl052561e:756327Ea:zz.ucmil@sue.lidnj收稿日期:09012031修回日期:090320512.驱动电路工作原理1 传统驱动电路利用时序发生器只是提供CDC3期谭露雯,基于CL工作模式可调的线阵CD驱动电路设计等:PDC473芯片所需的时钟脉冲,当各时序设定好后,如想更改以符合不同的实验要求,则必须对程序进行修改.基本于TD77的工作时序要求,文在设计电路时C10D充分考虑了实际需求,工作原理框图如图2.外部

8、由时钟提供主脉冲,驱动时序通过编程后由编程端各口JAG下载至CL,用CL和控制电路结TPD利PD将来自外部的控制命令转换成相应的控制信号,合,再传递至CD芯片.外部控制端主要是由进行选择C的拨动开关以及微处理器通过的接口电路组成.将C

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。