长安大学数字电路课程设计 八位二进制数加法器 - 副本

长安大学数字电路课程设计 八位二进制数加法器 - 副本

ID:15616811

大小:484.01 KB

页数:20页

时间:2018-08-04

长安大学数字电路课程设计 八位二进制数加法器 - 副本_第1页
长安大学数字电路课程设计 八位二进制数加法器 - 副本_第2页
长安大学数字电路课程设计 八位二进制数加法器 - 副本_第3页
长安大学数字电路课程设计 八位二进制数加法器 - 副本_第4页
长安大学数字电路课程设计 八位二进制数加法器 - 副本_第5页
资源描述:

《长安大学数字电路课程设计 八位二进制数加法器 - 副本》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、《数字逻辑》课程设计报告题目八位二进制加法器学院(部)信息工程学院专业计算机科学与技术班级学生姓名学号6月23日至6月27日共一周指导教师(签字)20目录要求------------------------------------------------------------------3摘要-----------------------------------------------3关键字-----------------------------------------------4技术要求----------------

2、-----------------------------4一、系统综述------------------------------------------------------41、总体设计思想---------------------------------------42、总体设计方案及选择--------------------------------53、系统框图------------------------------------------64、工作原理-----------------------------

3、-------------6二、单元电路设计------------------------------------------------71、三位十进制数的加法运算------------------------------------------72、八位二进制加法运算------------------------------------------------9三、系统综述------------------------------------------------------131、三位十进制数加法总设计图----

4、-----------------------132、八位二进制加法运算设计图--------------------------13结束语---------------------------------------------------------------16参考文献------------------------------------------------------------16鸣谢----------------------------------------------------------------

5、--17元件一览表---------------------------------------------------------17收获与体会---------------------------------------------------------1920八位二进制加法器摘要加法器常用作计算机算术逻辑部件,执行逻辑操作、移位与指令调用。在电子学中,加法器是一种数位电路,其可进行数字的加法计算。在现代的电脑中,加法器存在于算术逻辑单元(ALU)之中。 加法器可以用来表示各种数值,如:BCD、加三码,主要的加法器是以二进

6、制作运算。由于负数可用二的补数来表示,所以加减器也就不那么必要。在不同的场合使用的加法器对其要求也不同,有的要求速度更快,有的要求面积更小。常见的加法器有串行进位加法器、74LS283超前进位加法器等,因此可以通过选取合适的器件设计一个加法器。本次设计主要是如何实现8位二进制数的相加,即两个000到255之间的数相加,由于在实际中输入的往往是三位十进制数,因此,被加数和加数是两个三位十进制数,范围在000到255之间.当输入十进制数的时候,8421BCD码编码器先开始工作,编码器先将十进制数转换成四位二进制数,输出的四位二进制数

7、直接到达8421BCD码加法器的输入端,我们可以使用71LS185加法器构成的一位8421BCD码的加法器,8421BCD码是用4位二进制数表示1位十进制数,4位二进制数内部为二进制,8421BCD码之间是十进制,即逢十进一。而四位二进制加法器是按四位二进制数进行运算,即逢十六进一。二者进位关系不同。当四位二进制数加法器74LS283完成这个加法运算时,要用两片74LS283。第一片完成加法运算,第二片完成修正运算。8421BCD码加法器工作时,8421BCD码的加法运算为十进制运算,而当和数大于9时,8421BCD码就产生进位

8、,而此时十六进制则不一定产生进位,因此需要对二进制和数进行修正,即加上6(0110),让其产生一个进位。当和数小于等于9时,则不需要修正或者说加上0。因此我们可以通过三个8421BCD码加法器的相连组成一个三位串行进位并行加法器,这样通过低位向高位产生进位进行十

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。