课间打铃系统设计

课间打铃系统设计

ID:21889170

大小:5.05 MB

页数:14页

时间:2018-10-25

课间打铃系统设计_第1页
课间打铃系统设计_第2页
课间打铃系统设计_第3页
课间打铃系统设计_第4页
课间打铃系统设计_第5页
资源描述:

《课间打铃系统设计》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、电子工程学院实习设计报告设计题目:课间打铃系统设计日期:2010年10月11号至17号专业:07应电设计者:刘宝文学号:200712608067课间打铃系统设计报告实习题目要求:1.时钟功能:显示时、分、秒发挥:万年历(年月日、星期、润年月)2.调时、校时、调日期3.按学校作息时间表打铃发挥:课间播放音乐4.闹钟功能5.发挥:测温及显示6、发挥:作息时间表可现场修改设计目的:1、熟悉单片机的应用2、了解单片机的一些常用外设及掌握其相关用法3、熟练使用C语言4、积累项目设计的经验5、回顾所学知识,扎实基础一、系统设计

2、思路根据的题目要求,使用AT89s52单片机、DS18B20数字温度传感器、DS1302实时时钟芯片、LCD1032点阵液晶模块设计一个简易的自动打铃系统。系统工作时,在LCD液晶屏的首页第一行显示当前时间和当前气温,第二行显示当前日期和星期。通过对模式键的操作进入第二页,第一行显示“System.setup”,第二行分别显示“Time”,“Date”,“Clock”等项目选项,通过加减按键左右移动,并按模式键进入相应的选项,现场调节时间,日期,闹钟,背光灯,系统恢复等多种功能。通过系统内部的设定,该打铃系统会根据

3、学校的作息时间通过蜂鸣器发出动听的音乐,此外通过闹钟设定系统也会按时打铃,发出相应的声音。此系统通过模式键,加减键三个按键实现进入,退出以及加减等功能,按键的同时也会发出清脆的响声,使用起来非常方便快捷。二、硬件电路设计PCB图AT89S52单片机DS18B20LCD1302模式键蜂鸣器模式键模式键系统总体框图三、模块资料 At89s52是一种低功耗、高性能CMOS8位微控制器,具有8K在系统可编程Flash存储器。使用Atmel公司高密度非易失性存储器技术制造,与工业80C51产品指令和引脚完全兼容。片上Flas

4、h允许程序存储器在系统可编程,亦适于常规编程器。在单芯片上,拥有灵巧的8位CPU和在系统可编程Flash,使得AT89S52为众多嵌入式控制应用系统提供高灵活、超有效的解决方案。AT89S52具有以下标准功能:8k字节Flash,256字节RAM,32位I/O口线,看门狗定时器,2个数据指针,三个16位定时器/计数器,一个6向量2级中断结构,全双工串行口,片内晶振及时钟电路。另外,AT89S52可降至0Hz静态逻辑操作,支持2种软件可选择节电模式。空闲模式下,CPU停止工作,允许RAM、定时器/计数器、串口、中断继

5、续工作。掉电保护方式下,RAM内容被保存,振荡器被冻结,单片机一切工作停止,直到下一个中断或硬件复位为止。8位微控制器8K字节在系统可编程FlashAT89S52采用LCD1602液晶模块,1602液晶模块内部的字符发生存储器(CGROM)已经存储了160个不同的点阵字符图形,这些字符有:阿拉伯数字、英文字母的大小写、常用的符号等,每一个字符都有一个固定的代码,比如大写的英文字母“A”的代码是01000001B(41H),显示时模块把地址41H中的点阵字符图形显示出来,我们就能看到字母“A”。DS1302的结构及工

6、作原理 DS1302是美国DALLAS公司推出的一种高性能、低功耗、带RAM的实时时钟电路,它可以对年、月、日、周日、时、分、秒进行计时,具有闰年补偿功能,工作电压为2.5V~5.5V。采用三线接口与CPU进行同步通信,并可采用突发方式一次传送多个字节的时钟信号或RAM数据。DS1302内部有一个31×8的用于临时性存放数据的RAM寄存器。DS1302是DS1202的升级产品,与DS1202兼容,但增加了主电源/后背电源双电源引脚,同时提供了对后背电源进行涓细电流充电的能力。引脚功能及结构  DS1302的引脚排列

7、,其中Vcc1为后备电源,VCC2为主电源。在主电源关闭的情况下,也能保持时钟的连续运行。DS1302由Vcc1或Vcc2两者中的较大者供电。当Vcc2大于Vcc1+0.2V时,Vcc2给DS1302供电。当Vcc2小于Vcc1时,DS1302由Vcc1供电。X1和X2是振荡源,外接32.768kHz晶振。RST是复位/片选线,通过把RST输入驱动置高电平来启动所有的数据传送。RST输入有两种功能:首先,RST接通控制逻辑,允许地址/命令序列送入移位寄存器;其次,RST提供终止单字节或多字节数据的传送手段。当RST

8、为高电平时,所有的数据传送被初始化,允许对DS1302进行操作。如果在传送过程中RST置为低电平,则会终止此次数据传送,I/O引脚变为高阻态。上电运行时,在Vcc>2.0V之前,RST必须保持低电平。只有在SCLK为低电平时,才能将RST置为高电平。I/O为串行数据输入输出端(双向),后面有详细说明。SCLK为时钟输入端。下图为DS1302的引脚功能图:  

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。