usb2.0特性及usb单片机

usb2.0特性及usb单片机

ID:22372853

大小:63.50 KB

页数:10页

时间:2018-10-28

usb2.0特性及usb单片机_第1页
usb2.0特性及usb单片机_第2页
usb2.0特性及usb单片机_第3页
usb2.0特性及usb单片机_第4页
usb2.0特性及usb单片机_第5页
资源描述:

《usb2.0特性及usb单片机》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、USB2.0特性及USB单片机

2、第1...摘要:对USB总线的基本特性,特别是对USB2.0标准进行比较详细的介绍,并对新型8位和16位USB单片机的结构和性能特点进行了介绍。一、USB总线简介  通用串行总线USB(UniversalSerialBus)是由Intel等厂商制定的连接计算机与具有USB接口的多种外设之间通信的串行总线。目前,带USB接口的设备越来越多,如鼠标、键盘、数码相机、调制解调器、扫描仪、摄像机、电视及视频抓取盒、音箱等。  USB总线最多可支持127个USB外设连接到计

3、算机系统。USB的拓扑是树形结构,有1个USB根集线器(roothub),下面还可有若干集线器。1个集线器下面可接若干USB接口。USB线缆包括4条线:Vbus(USB电源)、D+(数据)、D-(数据)和Gnd(USB地)。线缆最大长度不超过5m。USB1.1的传输速率最高为12Mb/s(低速外设的标准速率为1.5Mb/s,高速外设的标准速率为12Mb/s)。图1是典型的USB功能器件结构框图,图2是高速外设的USB线缆与电阻的连接图。图2中:FS为全速(高速);LS为低速;R1=15kΩ,R

4、2=15kΩ。USB外设可以采用计算机里的电源(+5V,500mA),也可外接USB电源。在所有的USB信道之间动态地分配带宽是USB总线的特征之一,这大大地提高了USB带宽的利用率。当一台USB外设长时间(3ms以上)不使用时,就处于挂起状态,这时只消耗0.5mA电流。按USB1.0/1.1标准,USB的标准脉冲时钟频率为12MHz,而其总线时脉冲时钟为1ms(1kHz),即每隔1ms,USB器件应为USB线缆产生1个时钟脉冲序列。这个脉冲系列称为帧开始数据包(SOF)。高速外设长度为每帧1

5、2000bit(位),而低速外设长度只有每帧1500bit。1个USB数据包可包含0~1023字节数据。每个数据包的传送都以1个同步字段开始。500)this.style.ouseg(this)">图1典型USB功能器件结构框图 500)this.style.ouseg(this)">图2高速外设的USB线缆与电阻的连接图二、USB20特性 2000年生产的PC主机几乎都有了USB插口,最新的PC机还有USB集线器(Hub)和4~6个USB插口。USB集线器的结构如图3所示。但这些还是不能满足

6、对高速外设的要求。最近推出了USB2.0标准,其速度比USB1.0/1.1快40倍,达480Mb/s。使USB推广到硬盘、电缆调制解调器、信息家电网络产品和其他的快速外设成为可能。一些公司已开发出支持USB2.0的产品,其中,Cypress半导体公司是USB控制器的带头者。该公司已开发出了称为EZ/

7、USBFX2的单芯片USB2.0。500)this.style.ouseg(this)">图3USB的Hub(集线器)结构 1设计USB2.0系统的两种方法 (1)多芯片方法  多芯片和ASIC(专

8、用集成电路)方法:使用多芯片方法需要购买USB2.0收发器和串行接口引擎(SIE),并把收发器(作为一种外设)与单片机相连接。这时,单片机要处理许多USB协议。自然,用建有芯片系统的ASIC并在它上面集成有全部必需的部件,这样能获得更高的集成度,但是,这样需要面对应用和如何使用USB2.0两方面的工作。这意味着设计者需要做更大的努力,并且产品上市时间长。此方法的好处是最终部件的价格低,因此对大批量生产是有价值的。 (2)单芯片方法 EZ-USBFX2的单芯片内有USB2.0物理层(PHY)电路和

9、基于该公司的EZ/

10、USBFX结构的8051单片机。用单片EZ/

11、USBFX2开发USB2.0外设具有一定的优势,因此最好是用单芯片方法。这就是为什么Cypress半导体公司生产EZ/

12、USBFX2(以下简写FX2)单芯片的原因。Cypress公司指出,当运行在480Mb/s时,数字和模拟之间的接口会有更多的细致差别。例如,噪声热容限会更小。USB2.0的电压摆幅比USB1.1更小。例如,要建立1个100K(10万)门的IC,小的物理层(PHY)将会存在更大的挑战。那样做不是不可能,但肯定会影响

13、上市时间。第1个ASIC必须分两步走,这影响上市时间。  另外,USB2.0需要在USB1.1“全速度”(“fullspeed”)速率基础上完成。换句话说,USB2.0收发器和SIE(串行接口引擎)要做全速和高速率设计。这意味着设计时必须使USB1.1和USB2.0兼容。  2良好的调整有助于产品的快速上市和性能提高Cypress相信它的单芯片方法给公司提供了1个USB2.0结构的可能性。这是考虑了既要获得所需的高性能I/O(输入/输出),又要保持480Mb/s的USB2.0高速率。此外,该公

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。