计算机组成原理试题

计算机组成原理试题

ID:25908542

大小:1.09 MB

页数:24页

时间:2018-11-23

计算机组成原理试题_第1页
计算机组成原理试题_第2页
计算机组成原理试题_第3页
计算机组成原理试题_第4页
计算机组成原理试题_第5页
资源描述:

《计算机组成原理试题》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、计算机组成原理试卷1一、选择题(共20分,每题1分)1.CPU响应中断的时间是_____C_。A.中断源提出请求;  B.取指周期结束; C.执行周期结束;D.间址周期结束。2.下列说法中__C____是正确的。A.加法指令的执行周期一定要访存;B.加法指令的执行周期一定不访存;C.指令的地址码给出存储器地址的加法指令,在执行周期一定访存;D.指令的地址码给出存储器地址的加法指令,在执行周期不一定访存。3.垂直型微指令的特点是____C__。A.微指令格式垂直表示; B.控制信号经过编码产生;C.采用微操作码;    D.采用微指令码。4.

2、基址寻址方式中,操作数的有效地址是__A____。A.基址寄存器内容加上形式地址(位移量);B.程序计数器内容加上形式地址;C.变址寄存器内容加上形式地址;      D.寄存器内容加上形式地址。5.常用的虚拟存储器寻址系统由___A___两级存储器组成。A.主存-辅存;B.Cache-主存;C.Cache-辅存;D.主存—硬盘。6.DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作___A___。A.停止CPU访问主存;B.周期挪用;C.DMA与CPU交替访问;D.DMA。7.在运算器中不

3、包含__D____。A.状态寄存器; B.数据总线; C.ALU; D.地址寄存器。8.计算机操作的最小单位时间是_____A_。A.时钟周期;  B.指令周期; C.CPU周期;D.中断周期。9.用以指定待执行指令所在地址的是___C___。A.指令寄存器; B.数据计数器;C.程序计数器;D.累加器。10.下列描述中_____B_是正确的。A.控制器能理解、解释并执行所有的指令及存储结果;B.一台计算机包括输入、输出、控制、存储及算逻运算五个单元;C.所有的数据运算都在CPU的控制器中完成;D.以上答案都正确。11.总线通信中的同步控制

4、是___B___。A.只适合于CPU控制的方式;  B.由统一时序控制的方式;C.只适合于外围设备控制的方式; D.只适合于主存。12.一个16K×32位的存储器,其地址线和数据线的总和是___B___。A.48;  B.46;   C.36;    D.32。13.某计算机字长是16位,它的存储容量是1MB,按字编址,它的寻址范围是___A___。A.512K; B.1M;   C.512KB;  D.1MB。14.以下_B_____是错误的。(输入输出4)A.中断服务程序可以是操作系统模块; B.中断向量就是中断服务程序的入口地址;C.

5、中断向量法可以提高识别中断源的速度;D.软件查询法和硬件法都能找到中断服务程序的入口地址。15.浮点数的表示范围和精度取决于___C___。A.阶码的位数和尾数的机器数形式;B.阶码的机器数形式和尾数的位数;C.阶码的位数和尾数的位数;   D.阶码的机器数形式和尾数的机器数形式。16.响应中断请求的条件是____B__。24A.外设提出中断; B.外设工作完成和系统允许时;C.外设工作完成和中断标记触发器为“1”时;D.CPU提出中断。17.以下叙述中_B_____是错误的。A.取指令操作是控制器固有的功能,不需要在操作码控制下完成;B.

6、所有指令的取指令操作都是相同的;C.在指令长度相同的情况下,所有指令的取指操作都是相同的;D.一条指令包含取指、分析、执行三个阶段。18.下列叙述中____A__是错误的。A.采用微程序控制器的处理器称为微处理器;B.在微指令编码中,编码效率最低的是直接编码方式;C.在各种微地址形成方式中,增量计数器法需要的顺序控制字段较短;D.CMAR是控制器中存储地址寄存器。19.中断向量可提供___C___。A.被选中设备的地址;B.传送数据的起始地址;C.中断服务程序入口地址;D.主程序的断点地址。20.在中断周期中,将允许中断触发器置“0”的操作

7、由___A___完成。A.硬件; B.关中断指令; C.开中断指令; D.软件。二、填空题(共20分,每空1分)1.在DMA方式中,CPU和DMA控制器通常采用三种方法来分时使用主存,它们是A、B和C。2.设n=8(不包括符号位),则原码一位乘需做A次移位和最多B次加法,补码Booth算法需做C次移位和最多D次加法。3.设浮点数阶码为8位(含1位阶符),尾数为24位(含1位数符),则32位二进制补码浮点规格化数对应的十进制真值范围是:最大正数为A,最小正数为B,最大负数为C,最小负数为D。4.一个总线传输周期包括A、B、C和D四个阶段。5.

8、CPU采用同步控制方式时,控制器使用A和B组成的多极时序系统。6.在组合逻辑控制器中,微操作控制信号由A、B和C决定。三、名词解释(共10分,每题2分)1.机器周期2.周期挪用3

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。