组原课设报告

组原课设报告

ID:33066917

大小:361.06 KB

页数:23页

时间:2019-02-19

组原课设报告_第1页
组原课设报告_第2页
组原课设报告_第3页
组原课设报告_第4页
组原课设报告_第5页
资源描述:

《组原课设报告》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、课程实验报告课程名称:组原课程设计专业班级:学号:周次:同组人员:报告日期:计算机科学与技术学院目录一・实验题目二•实验目的三•实验器材四•设计原理及内容五・实验实现六•问题与解决七・设计总结八・参考文献一.实验题目基于微程序控制和硬布线相结合的简单计算机系统设计与实现二.实验目的计算机系统设计的总体H标是设计模型机系统的总体结构、指令系统和时序信号。在对该模型机系统中的部件功能利用EDA软件的仿真功能进行仿真分析和功能验证的基础上,将部分电路下载到FPGA,并与适当的外围器件(包括部分芯片、输入/输出开关、LED显示等)相配合,实现模型机的总机系统。要求所设计的总机系统能支持白动和单步运

2、行方式,能正确地执行存放在主存中的程序的功能,对主要的数据流和控制流通过LED适时显示信息。达到以下技术指标:1)支持算术运算、逻辑运算、存储器读写、寄存器间数据传送等儿类指令。2)支持立即数寻址、直接寻址、隐含寻址、寄存器寻址等几种基木的数据寻址方式和顺序寻址、跳跃寻址两种指令的寻址方式。3)支持10条以上的指令。4)能运行由自己所是设计的指令系统构成的一段程序,程序执行功能正确。三.实验器材计算机系统WindowsXP;JAYL—II型计算机组成原理实验台;相关芯片若干。实验台的相关配置及具体说明如表3.1所示:表3.1JAYL-II型计算机组成原理实验台配置名称符号表示作用说明开关左

3、边K0〜K31拨到上而位置为“1”,拨到下面位置为“0”右边K0〜K17指示灯左边L0〜L31某一位接入高电平(或变电位)时对应红灯亮,接入低电平时对应蓝灯亮,不输入信号或输入一个高阻状态时,对应的等灭右边L0〜L17R-S触发器P0〜P4按动相应的按钮时,产生一个的单次脉冲序列脉冲T1〜T5产生一组时序信号时序发生器T4〜T0可根据需要设定时序状态8位段码部分进行多种进制的输出显示时钟电路提供固定频率的方波信号发生器FPGA部分用于EDA设计!1!设计原理及内容4.1实验原理计算机中控制计算机执行某种操作(如加、减、传送、转移等操作)的命令成为指令。计算机的工作基本上体现在执行指令上,指

4、令是用户使用计算机与计算机本身运行的基本功能单位。一台计算机屮所有指令的集合成为该计算机的指令系统。指令的一般格式如图4丄1所示,其中操作码表示具体的操作性质,不同功能的指令其操作码编码不同,对于I占1定长度的操作码,操作码的长度取决于计算机指令系统的规模,指令中包含的指令书越多,操作码的长度相应就越长,反之就越短;指令中地址码字段的作用随指令类型和寻址方式的不同而不同,在直接寻址方式下,该字段表示操作数在主存中的地址,在立即数寻址方式下,该字段即为操作数。计算机在运行程序之前必须把指令和数据存放在主存储器相应的地质单元中,运行程序时,不断从主存取指令和数据,并根据指令对操作数进行指定的操

5、作。主存是基于地址访问的存储器,CPU(CentralProcessingUnit,中央处理器)只有获得指令和操作数在贮存屮的地址才能访问所需要的指令和数据。数据地址可通过指令的地址码字段获取,指令的寻址方式有顺序方式和跳跃方式两种。CPU用程序计数器PC保存指令地址,顺序方式下,只要将程序首地址送PC,然后每执行一条指令,通过PC加“1”(1表示一条指令所占用的存储单元数)以获取下一条指令的地址,直到程序结束。跳跃方式下,根据指令规定,将制定地址送PC即可获得指令地址。指令的顺序寻址和跳跃寻址过程分别如图4.1.2和错误!未找到引用源。所示。操作码操作数地址码图4.1.1指令操作码图4.

6、1.2指令顺序寻址示意图PC中央处理器主要由控制器和运算器两部分构成。控制器的主要功能包括:其指令、计算下一条指令的地址、对指令译码、产生相应的操作控制信号、控制指令执行的步骤和数据流动的方向。运算器是执行部件,运算器接受控制器的命令执行算术运算、逻辑运算及逻辑测试。当系统采用微程序控制方式且采用直接表示法对微命令进行编码时,将实现指令系统中所有指令功能所需要的控制信号对应为微指令中的一位二进制位,用“1”或“0”表示相应的微命令的“有”或“无”,由此编写出微指令,若干条实现同一条指令的微指令构成一段微程序。将实现所有指令的微程序存放在控制存储器中,当机器运行时,逐条取出对应的微指令并结合

7、吋序发生装置的控制逐步执行,使相应部件执行规定操作,执行完这段微程序,就给出了指令处理所需要的全部控制信号,从而完成指令的功能。微程序控制器的组成框图如图4.4所示。指令寄存器IR状态条件图4.4微程序控制器组成框图结合上述理论知识,根据需要设计相应的指令系统、微指令及各部件就能完成简单整机的设计。4.2需求分析实验中采用微程序控制与硕布线相结合方式,且主存、控存分开,实骑中所有部件均釆用硬件搭建的方式模拟。对系统的控制

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。