cmos集成可编程电荷泵锁相环的研究与设计

cmos集成可编程电荷泵锁相环的研究与设计

ID:35031211

大小:5.68 MB

页数:67页

时间:2019-03-16

cmos集成可编程电荷泵锁相环的研究与设计_第1页
cmos集成可编程电荷泵锁相环的研究与设计_第2页
cmos集成可编程电荷泵锁相环的研究与设计_第3页
cmos集成可编程电荷泵锁相环的研究与设计_第4页
cmos集成可编程电荷泵锁相环的研究与设计_第5页
资源描述:

《cmos集成可编程电荷泵锁相环的研究与设计》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、密级:学校代码:10075分类号:学号:20141260工程硕士学位论文CMOS集成可编程电荷泵锁相环的研究与设计学位申请人:张楠导师:彭英才学位类别:工程硕士学科专业:集成电路工程授予单位:河北大学答辩日期:二〇一六年六月ClassifiedIndex:Code:10075U.D.CNO:20141260ADissertationfortheDegreeofM.EngineeringResearchandDesignofanProgrammableCMOSIntegratedChargePumpPhase-loc

2、kedLoopCandidate:ZhangNanSupervisor:PengYingcaiAcademicDegreeAppliedfor:MasterofEngineeringSpecialty:IntegratedCircuitEngineeringUniversity:HebeiUniversityDateofOralExamination:June2016河北大学学位论义独创性声明本人郑重声明,是本人在导师指导下进行的研究工作:所呈交的学位论文,论义及取得的研究成果。尽巧所知,除了文中特

3、别加标注和致谢的地方外中不包含其他人已经发表或撰写的研究成果,也不包含为获得河北大学或其他教一育机构的学位或证书所使用过的材料。与我同工作的同志对本研究所做的任何贡献均已在论义中作了明确的说明并表示了致谢。'日期<<年^月戸日作者籍名:旅=>稿学位论文使用授权声明日本人完全了解河北大学有关保留、使用学位论文的规定:,P学校有权保留。并向国家有关部口或机构送交论文的复印件和电子版,允许论文被查阅和借阅学校可W公布论文的全部或部分内容,可采用影印、缩印或其他复制手段保存论文。

4、本学位论支属于1、保密□I在年月日解密后适用本授权声明。2、不保密Hzf。""(请在上相应方格内打V)保护知识产权声明本人为申请河北大学学位所提交的题目为(分修to腐)^杀拘踩廠研食fe權计的学位论文,是我个人在导师1^)指导并与导师合作下取得的研究成巧,研究T.作及取得的研究成果是在河北大学所提供的研究经费及导师的研究经费资助下完成的。本人完全了解并严格遵守中华人民共和国为保护知识产权所制定的各项法律、行政法规W及河北大学的相关规定。,经:文的北大学所有未征得指

5、导教师和河北大本人声明如下本论成果归河,证^^^开科王作内学的而同意和授权本人保不巧何形式公和传播科研成果和研书。容。本声,本人愿意承担相应法任如果违反明律责/^沁/年:旅/日:巧声人楠期_日明L獻^八化者豁:□期:抑年月日名^_^^當雍:年月日:才日/签名期^导师摘要摘要电荷泵锁相环的设计越来越多的出现在现代的电路系统设计中,其低功耗、低抖动、捕获频率范围较大等优异性能,受到硬件设计工程师的青睐。本文从锁相环的发展历史讲起,介绍了锁相环的理论从诞生到现在的发展历史,为以后的

6、理论研究方向作为参考;系统地说明了带有电荷泵的锁相环的基本理论,讲述了锁相环的常用的内部构造和数学模型,可以用于产生性能稳定的时钟;并对锁相环整体电路系统及其内部各模块的性能做了比较全面的介绍。文中较为详尽的介绍了一种电流可编程的电荷泵型锁相环电路。从锁相环的基本结构出发,对锁相环的大部分模块进行了改进和优化,尤其是鉴频鉴相器模块和电荷泵模块的设计,采用了新型结构。其中鉴频鉴相器使用了类似真实单相时钟D触发器的结构,电荷泵的设计采用了充电电流补偿的结构。设计中采用的chrt018IC-TGO0.18µmCMOS工艺

7、,1.8V标准电源电压。使用Cadence软件中的Spectre仿真组件进行的仿真分析,首先对各模块的局部性能进行仿真,然后进行整个锁相环的性能仿真。从仿真测试的结果来看,本设计提高了电路的速度,并且在很大程度上减小了鉴相“死区”;提升了电荷泵充电速度,可以更快的使输出信号锁定,主要性能基本都符合设计的目标要求。关键词CMOS锁相环可编程电荷泵CadenceI河北大学工程硕士学位论文AbstractChargepumpphase-lockedloop(CPPLL)designisusedinthemodernsys

8、temofcircuitdesignmorefrequently.Itsexcellentproperties,suchaslowpowerconsumption,lowjitterandthelargerfrequencyrangeofcapture,arefavoredbythedesignengineers.Atthebeginningofthisar

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。