功能验证和MCU软核测试技术的研究

功能验证和MCU软核测试技术的研究

ID:36453647

大小:2.66 MB

页数:77页

时间:2019-05-10

功能验证和MCU软核测试技术的研究_第1页
功能验证和MCU软核测试技术的研究_第2页
功能验证和MCU软核测试技术的研究_第3页
功能验证和MCU软核测试技术的研究_第4页
功能验证和MCU软核测试技术的研究_第5页
资源描述:

《功能验证和MCU软核测试技术的研究》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、功能验证和MCU软核测试技术的研究摘要集成电路产业的日新月异的发展和集成电路设计方法的不断提高互为因果,是理论与实践相互支持的良好典范。而随着IC设计自动化程度的提高,集成电路规模不断加大,仿真验证(verification)在设计中变得越来越关键。本文的重点就是研究功能验证,其研究成果已成功地运用在我所自行设计的8位RISC核一一HGD08R01。本论文在综合考虑芯片的性能、面积、时序等各方面因素,从结构、指令通道、数据通道、以及电路的具体实现等方面入手对RISe的核进行功能验证。验证最关键的是测试方案的制定,而

2、功能验证的过程是在于在设计过程中实施RTL级仿真、门级仿真和后仿真。本文基于介绍作为SOC中标准化制定组织的VSIA制定的功能验证的标准,搭建测试平台,把它运用在实际仿真验证中,进行功能上的仿真和验证。笔者研究功能验证技术,并对验证平台进行了理论研究,提出了标准文件比较的平台验证方法,从而缩短设计周期和减少设计错误。关键词:精简指令集计算机,寄存器传输级,门级,验证平台,系统芯片ResearchonFunctionalVerificationandMCUSoftIPSimulationTechniquesABSTR

3、ACTThedevelopmentofICindustryandthecontinuousimprovingofICdesignmethodologyareinterdetermined.AndwithautomationofICdesigndevelopment,ICscalebecomeslarger,andverificationbecomesmoreimportantinthedesign.Thispaperemphasizesonfunctionalverificationresearch.Thesere

4、searchresultsareimplementedtoverify8-bitRISC,whichhasbeendesignedbyourinstituteandhasbeennamedHGD08R01.Thispapertakesoverkindsofingredients,suchascapabilityandareaandtimingofchip.AndfunctionalverificationofRISCputsinpracticefromkindsofaspects,suchasstructure,i

5、nstructionchannels,datapath,andimplementofcircuit.Asweknown,theestablishmentofverificationplaniSthekeytoverification。whichcloselyconnectswithverificationintegrality.AndtheprocessoffunctionalverificationconsistsoftheimplementationofRTL(registertransferlevel)sim

6、ulation,gatelevelsimulationandpost-layoutsimulationintheprocessofdesign.ThedissertationintroducesintostandardsofSOCfunctionalverificationofVSIA,whichconsistsoforganizationofstandardization.Basedonthese,webuildupverificationplatform,andmarkouttheverificationpla

7、nofHGD08R01,tosimulationitsfunction.Also,JhavestudiedontechniquesoffunctionaJverification,andstudiedtheoreticallyverificationplatform.Intheresult,thisdissertationputsforwardthemethodologyofverificationplatformofautomaticcomparison,toshortendesignperiodsandelim

8、inatedesignbugs.Keyword:RISC,RTLlevel,gatelevel,verificationplatform,SOC独创性声明本人声明所呈交的学位论文是本人在导师指导下进行的研究工作及取得的研究成果。据我所知,除了文中特别加以标志和致谢的地方外,论文中不包含其他人已经发表或撰写过的研究成果,也不包含为获得金目B王些盍堂或其他教育机

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。