基于新一代SOC设计方法学的可配置处理器

基于新一代SOC设计方法学的可配置处理器

ID:36805317

大小:2.27 MB

页数:67页

时间:2019-05-15

基于新一代SOC设计方法学的可配置处理器_第1页
基于新一代SOC设计方法学的可配置处理器_第2页
基于新一代SOC设计方法学的可配置处理器_第3页
基于新一代SOC设计方法学的可配置处理器_第4页
基于新一代SOC设计方法学的可配置处理器_第5页
资源描述:

《基于新一代SOC设计方法学的可配置处理器》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、上海交通大学硕士学位论文基于新一代SOC设计方法学的可配置处理器摘要为了迎接集成电路设计业所面临的各种挑战,新一代SoC设计方法学应运而生。它的中心思想是,将集成电路设计从以硬连线逻辑为中心的模式转移到以处理器为中心的模式上来:通过广泛地使用可配置处理器,赋予SoC高度的灵活性,使之贯穿整个设计验证流程甚至上市后的维护阶段,从而极大地提高集成电路的开发效率。在该设计方法学的框架中,用作SoC基本组成单位的可配置处理器无疑是最为关键的技术。本文在这一点上进行了探索性的研究:提出并实现了满足可配置、可扩展

2、和接口灵活性要求的处理器架构,包括便于扩展、高度集成的基准架构和以音频专用处理为应用目标的扩展架构。实验结果表明,本文所提出的架构在性能、成本上与目前主流的解决方案相比具有比较明显的优势:所提出的基准架构运用了改进的指令字段分配策略,从而达到性能、复杂度与灵活性的平衡。其可综合软核与同类IP相比,具有良好的时序特性和可观的面积优势(在VirtexIVFPGA上最高频率超过120MHz,最小面积866个LUT)。所提出的音频扩展架构基于一种高效的数据流模型,在保留了RISC流水线优点的前提下,综合了指令

3、并发执行、存储器并行访问、灵活寻址模式、后处理以及零开销循环等技术,最终有效提高了处理效率。性能分析表明:在该架构上实现的FFT等音频处理算法,速度是同等条件下ARM9E的6倍和ARC600(带DSP增强功能)的5倍。关键词可配置,处理器,SoC,架构,音频基于新一代SoC设计方法学的可配置处理器上海交通大学硕士学位论文CONFIGURABLEPROCESSORBASEDONADVANCEDSOCDESIGNMETHODOLOGYABSTRACTInordertomeetthechallengesfa

4、cedbyICdesignindustry,advancedSoCdesignmethodologywasproposedwiththeideaofevolvingthedesignapproachesfrom“hard-wiredlogiccentric”tobe“processorcentric”.Astheresultofwidelyusedconfigurableprocessorsinside,futureSoCscanbehighlyflexible,whichhelpstoenormou

5、slyimprovetheR&Defficiencythroughoutthedesign,verificationandmaintainingstages.AsthebasiccomponentofSoCs,configurableprocessorisakeytechnologyintheframeworkofthedesignmethodology.Probingintothispoint,thearticlepresentsaconfigurable,extensibleand“interfa

6、ceflexible”processorarchitecture,includingabaselinearchitecturethatishighly-integratedand“readyforextension”,aswellasanextensionarchitecturethatisspecificallystrengthenedforaudiocomputation.Accordingtoexperimentalresults,theproposedarchitectureispredomi

7、nantinperformanceandcost,whencomparedtostate-of-the-artsolutions.Theproposedbaselinearchitectureemploysanimprovedinstructionfieldallocationstrategytoreachabalanceofperformance,complexityandflexibility.Itssynthesizablesoft-coreissuperiortotheexistingproc

8、essorIPsintimingandareacharacteristics(withthemaximumfrequencyover120MHzandminimumareaof866LUTsonVirtexIVFPGA).Theproposedaudioextensionarchitectureisstrengthenedviathetechnologiesofdataflowmodel,instructionconcurrency,memorypara

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。