数字电路与逻辑设计2012_2013(一)A

数字电路与逻辑设计2012_2013(一)A

ID:38700824

大小:473.50 KB

页数:5页

时间:2019-06-17

数字电路与逻辑设计2012_2013(一)A_第1页
数字电路与逻辑设计2012_2013(一)A_第2页
数字电路与逻辑设计2012_2013(一)A_第3页
数字电路与逻辑设计2012_2013(一)A_第4页
数字电路与逻辑设计2012_2013(一)A_第5页
资源描述:

《数字电路与逻辑设计2012_2013(一)A》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、试卷编号命题人:王玉青 审核人:   试卷分类(A卷或B卷)A五邑大学试卷学期:2012至2013学年度   第一学期课程:数字电路与逻辑设计   课程代号:005A1690  使用班级:信息工程学院10级 姓名:  学号: 题号一二三四五六七八九十总分得分得分一、填空题(16分,每题2分)  1.已知Y=A + C,则Y的反函数为 =,对偶式为=。2.TTL集电极开路门必须外接才能正常工作。3.全加器和的输出是加数、被加数及相加的结果。4.若触发器时钟脉冲CLK频率为1000Hz,则接成计数器形式的输出Q端频率f为   

2、   。5.8线—3线优先编码器74LS148的优先编码顺序是,输出。输入为低电平有效,输出为反码。则当输入为11010101时,输出为____。6.1024×4位的RAM有根地址线,根数据线。7.单稳态触发器具有一个     态和一个      态。8.ADC的功能是。得分二、选择题(8分,每题1分)1.在同步工作条件下,JK触发器的现态Qn=0,要求Qn+1=0,则应使。A.J=×,K=0B.J=0,K=×C.J=1,K=×D.J=K=12.译码器74LS138集成芯片也可以当使用。A.编码器B.数据分配器C.加法器D

3、.数据选择器3.下列选项中,是三态门的输出状态。A.高电平B.低电平C.高阻抗D.A、B、C都是4.在下列逻辑电路中,不是组合逻辑电路的有。A.译码器     B.编码器     C.全加器    D.寄存器第5页共5页5.______是一种自激振荡电路,当电路连接好之后,只要接通电源,在输出端便可以获得矩形脉冲信号。A.多谐振荡器B.单稳态触发器C.施密特触发器D.同步触发器6.根据逻辑函数,若令A=BC,根据代入规则,下列______逻辑函数成立。A.B.Y=B+CC.D.7.某8位D/A转换器,R=Rf。当输入全为1

4、时,输出电压为5.10V,当输入D=(10000010)2时,输出电压为______。A.5.10VB.2.58VC.2.60VD.2.62V8.关于半导体存储器的描述,下列哪种说法是错误的?_______A.RAM读写方便,但一旦掉电,所存储的内容就会全部丢失B.ROM掉电以后数据不会丢失C.RAM可分为静态RAM和动态RAMD.动态RAM不必定时刷新得分三、判断题(8分,每题1分)()1.逻辑变量的取值,1比0大。()2.在CMOS类电路中,对未使用的输入端通过电阻接地相当于高电平输入。()3.用4选1数据选择器不能实

5、现3变量的逻辑函数。()4.编码与译码是互逆的过程。()5.计数器的模是指构成计数器的触发器的个数。()6.对边沿JK触发器,在CLK为高电平期间,当J=K=1时,状态会翻转一次。()7.存储器的字扩展可以利用外加译码器控制多个芯片的片选输入端来实现。()8.用卡诺图化简逻辑函数时,卡诺圈可以任意圈定4个1方格。得分四、简答题(20分,每题5分)1.试述施密特触发器的工作特点和主要用途。图12.计算图1电路中的反相器GM能驱动多少个同样的反相器。要求GM输出的高、低电平符合VOH≥3.2V,VOL≤0.25V。所有的反相器

6、均为74LS系列TTL电路,输入电流IIL≤-0.4mA,IIH≤20μA.VOL≤0.25V时输出电流的最大值IOL(max)=8mA,VOH≥3.2V时输出电流的最大值为IOH(max)=-0.4mA。GM第5页共5页的输出电阻可忽略不计。3.组合逻辑电路和时序逻辑电路各有什么特点?4.用卡诺图法化简逻辑函数Y(A,B,C,D)=Σm(1,7,8),约束条件:Σd(3,5,9,10,12,14,15)=0。得分五、组合逻辑电路分析题(8分)图2由译码器74138和8选1数据选择器74151组成如图2所示的逻辑电路。X2

7、X1X0及Z2Z1Z0为两个三位二进制数,要求写出分析过程,说明电路的功能。第5页共5页得分六、时序逻辑电路分析计算题(15分)分析如图3所示电路,要求:(1)写出电路的驱动方程,状态方程和输出方程;(2)画出状态转换真值表和状态转换图;(3)说明电路的逻辑功能。图3得分七、设计题(25分):用两种方法设计一个同步时序电路,要求电路中触发器Q0、Q1、Q2及输出Y端的信号与CP时钟脉冲信号波形满足下图4所示的时序关系。(1)用上升沿触发的边沿JK触发器实现,写出电路的驱动方程,状态方程和进位输出方程,画出电路的状态转换图,

8、并检查电路的自启动性;(2)用集成电路芯片同步十进制加法计数器74HC160和反馈预置数法实现,必要时可用少量的门电路,写出设计过程,画出状态转换图。图4第5页共5页74LS160功能表第5页共5页

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。