DDS信号源设计

DDS信号源设计

ID:39548349

大小:218.50 KB

页数:5页

时间:2019-07-06

DDS信号源设计_第1页
DDS信号源设计_第2页
DDS信号源设计_第3页
DDS信号源设计_第4页
DDS信号源设计_第5页
资源描述:

《DDS信号源设计》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、DDS信号源设计集成电路工程1311082135耿烨亮一:设计要求利用FPGA+DAC,设计一个DDS信号发生器1)分辨率优于1Hz2)ROM表长度8位,位宽10位3)输出频率优于100kHz(每周期大于50个点)4)显示信号频率/频率控制字5)直接输入频率控制字二:设计方案DDS是一种数字式的频率合成器,优点是易于控制,频率切换速度块,此设计通过ROM查找法用VHDL语言实现了DDS的功能。本次试验要求分辨率高于1Hz,每周期大于50个点,输出频率大于100kHz,采取适当的系统时钟,因为每过一次时

2、钟,就会进行一次采样,所以>50100=5MHz所以根据要求取=10MHz输出正弦波频率,n为累加器的位数,当系统时钟的频率越低,相位累加器的位数越高,所得到的频率分辨率就越高,那么累加器选定为26位。频率控制字与输出频率、时钟频率的关系,频率控制字为20位。DDS工作过程:每次系统时钟的上升沿到来时,相位累加器(26位)中的值累加上频率寄存器(20位)中的值,再用累加器的高8位作为地址进行ROM查表,查到的值送到D/A进行转换。三:程序说明程序分5个部分:(1):频率控制字输入fre_m模块,通过控

3、制信号a1、a2、a3使得输入的8位频率控制字变为20位频率控制字。(2):累加器adder模块,系统时钟用clk1示;在相位累加部分,每次clk上升沿到来时,将频率寄存器的值加到相位累加器中,并将上一次的累加值高8位输出作为查找ROM地址使用。(3):ROM查找部分,rom元件可通过菜单中的MegaWizardPlug-inManager创建一个rom,名为rom.vhd,该元件创建前,需mif文件格式创建一正弦波形数据文件,该数据文件存有正弦1个周期波形数据。(4):信号频率计算模块,mult1、

4、divide1、constant1元件可通过菜单中的MegaWizardPlug-inManager创建,分别表示乘法器、除法器、寄存器,用于计算信号频率。(5):显示信号频率/频率控制字choose_M_fre模块。四:顶层模块设计五:ROM表ROM表长度8位,位宽10位六:仿真系统读取频率控制字,每次clk1上升沿到来时,将频率寄存器的值加到相位累加器中,并将上一次的累加值高8位输出作为查找ROM地址使用。实验数据:输入频率:1395194684758872303255473输出频率:207895

5、7008773433770

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。