锁相技术课程论文要求

锁相技术课程论文要求

ID:40950258

大小:144.00 KB

页数:9页

时间:2019-08-11

锁相技术课程论文要求_第1页
锁相技术课程论文要求_第2页
锁相技术课程论文要求_第3页
锁相技术课程论文要求_第4页
锁相技术课程论文要求_第5页
资源描述:

《锁相技术课程论文要求》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、锁相技术课程论文要求1内容要求:锁相技术理论研究或技术应用2字数要求:3000左右3格式要求:3.1摘要:(200字左右,不要少于180字;摘要的要素有目的、方法、结果和结论);关键词:不少于3个。3.2正文标题采用3级目录,一般不少于4个部分。3.3参考文献:不少于3篇。请尽量选用最近5年的论文。l请勿COPY公开发表的论文,雷同率不得高于20%,图片不得有明显的粘贴痕迹。参考文献的著录项目必须齐全,不得缺项。国外著者(作者)的著录格式同中国人一样也是姓前名后,姓不缩写,名可缩写。在著录著者(作者)时,请注意:多于三位作者的才在第三位作者后加“

2、,等”字,不得在第一作者或第二作者后加“等”字,前三位作者应一一列出,作者之间用逗号隔开。每条参考文献的序号请用方括号括起来,即[1]。①专著著者.书名[M].版本.出版地:出版者,出版年:页次.②期刊作者.题名[J].刊名,出版年,卷号(期号):起止页码.③论文集编者.论文集名[C].出版地:出版者,出版年:起止页码.作者.论文题名[C]//论文集编者.论文集名. 出版地:出版者,出版年:起止页码.⑤报纸作者.题名[N].报纸名,年-月-日(版次).⑥专利专利所有者.专利题名:专利国别,专利号[P].公告日期或公开日期.⑦技术标准起草责任者.标

3、准代号标准顺序号—发布年标准名称.出版地:出版者,出版年(也可略去起草责任者、出版地、出版者和出版年)标准代号标准顺序号—发布年,标准名称[S].⑧学位论文作者.题名[D].保存地:保存者,年份.⑨报告作者.文献题名 [R]. 出版地:出版者,出版年.⑩电子文献(数据库):作者.论文题名[DB/OL].(公告日期,年-月-日)[下载日期,年-月-日].网址.(电子公告):作者.论文题名[EB/OL].(公告日期,年-月-日)[下载日期,年-月-日].网址.锁相技术课程论文论文题目:锁相技术在三相交流调压电源装置中的应用专业:信息类班级:信息083

4、班学号:200800484323姓名:熊大江指导教师:魏平俊2011年5月锁相技术在三相交流调压电源装置中的应用熊大江(中原工学院电子信息学院信息083班河南郑州)摘要锁相技术是专门研究系统相位的技术。由于它的环路结构简单,性能良好,在许多新型电子设备,特别是在通信系统中,得到广泛的应用。在三相交流调压电源装置中,采用锁相环技术,通过鉴相,实现脉冲同步。给定信号和反馈信号经过PID调节,送C8051F360单片机的ADC单元,经过程序处理产生同步移相脉冲输出,送由复杂可编程逻辑器件EPM7032完成脉冲成型及放大,由触发器电路输出控制三相可控硅桥

5、路实现交流调压。关键词锁相技术,锁相环,反馈系统,交流电源1.引言锁相技术是专门研究系统相位的技术。由于它的环路结构简单,性能良好,在许多新型电子设备,特别是在通信系统中,得到广泛的应用。锁相就是自动相位控制(APC),完成这一任务的负反馈环称为锁相环。锁相环的英文全称是Phase-LockedLoop,简称PLL。它是一个闭环的相位误差控制系统,是将参考信号与输出信号之间的相位进行比较,产生相位误差电压来调整输出信号的相位,以达到与参考信号同频的目的。三相交流调压装置在工业生产中得到了广泛的应用。随着电子技术的发展和工艺的进步,基于智能芯片的调

6、压装置不断被研发出来。晶闸管交流调压电源装置要解决的技术关键是同步触发和移相控制,交流调压电源装置还兼做无触点开关使用,在故障时封锁调压电源装置的触发脉冲输出,从而使人身安全和设备安全得到保证。为了适应工业生产工作环境的需要,设计了一种具有强抗干扰能力的晶闸管调压器。调压器采用新型的系统级芯片SoC类型单片机C8051F360作为主控芯片,该单片机片内资源非常丰富,再配以复杂可编程逻辑芯片EPM7032等组成数字触发控制装置。该设计具有系统简洁,具有软硬件协同加密的特点。2.锁相环工作原理CMOS锁相环由3个基本单元构成:相位比较器,电压控制振荡

7、器和低通滤波器。集成电路CC4046锁相环包含了相位比较器和电压控制振荡器两个单元,使用时外接低通滤波器可构成完整的锁相环,即PLL系统。CC4046的管脚排列如图1所示,PLL功能框图如图2所示。电路中COMPIN、SIGIN为相位比较器输入端;Qcomp-I、Qcomp-II相位比较器输出端;VCOIN为压控振荡器输入端;Qvco为压控振荡器输出端;INH为禁止端,当INH为“1”电平时,禁止Qvco输出;DZ为内部提供的稳压管的负极;Cl(⑥脚和⑦脚)为压控振荡器外接振荡电容端;Rl、R2(11脚和12脚)端则为压控振荡器外接电阻端。图1C

8、C4046的引脚图图2压控振荡器电路CC4046的内部结构如图3所示。其相位比较器信号输入端(SIGIN)可以直接输入CMOS逻辑电平(

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。