PCI总线接口引脚定义

PCI总线接口引脚定义

ID:45098515

大小:96.00 KB

页数:4页

时间:2019-11-09

PCI总线接口引脚定义_第1页
PCI总线接口引脚定义_第2页
PCI总线接口引脚定义_第3页
PCI总线接口引脚定义_第4页
资源描述:

《PCI总线接口引脚定义》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、PinSideBSideA1-12VTRST#2TCK+12V3GroundTMS4TDOTDI5+5V+5V6+5VINTA#7INTB#INTC#568INTD#+5V9PRSNT1#Reserved10Reserved+5V(I/O)11PRSNT2#Reserved12GroundGround13GroundGround14Reserved3.3Vaux15GroundRST#16CLK+5V(I/O)17GroundGNT#18REQ#Ground19+5V(I/O)PME#20AD[31]AD[30]21AD[29]+3.3V22GroundAD[

2、28]23AD[27]AD[26]24AD[25]Ground25+3.3VAD[24]26C/BE[3]##IDSEL27AD[23]+3.3V28GroundAD[22]29AD[21]AD[20]30AD[19]Ground31+3.3VAD[18]32AD[17]AD[16]33C/BE[2]#+3.3V34GroundFRAME#35IRDY#Ground36+3.3VTRDY#37DEVSEL#Ground38GroundSTOP#39LOCK#+3.3V40PERR#Reserved*41+3.3VReserved*42SERR#Ground43

3、+3.3VPAR44C/BE[1]#AD[15]45AD[14]+3.3V46GroundAD[13]47AD[12]AD[11]48AD[10]Ground49GroundAD[09]52AD[08]C/BE[0]#53AD[07]+3.3V54+3.3VAD[06]55AD[05]AD[04]56AD[03]Ground57GroundAD[02]58AD[01]AD[00]59+5V(I/O)+5V(I/O)60ACK64#REQ64#61+5V+5V62+5V+5VM模式,直接为Motorola公司的MPC850和MPC860准备的非复用接口;C模式,

4、地址,数据线不复用;J模式,地址数据线复用由于M模式使用范围比较小,J模式使用起来控制比较复杂,一般使用C模式。所有模式AD[31:0](AddressandData)地址和时钟复用,首先是一个地址段,后面跟着一个或多个数据段,支持突发模式的读写;C/BE[3:0]#(BusCommandandByteEnables)总线命令和数据使能复用管脚,在AD为地址线的时候作为总线命令,在AD为数据线的时候作为数据使能;DEVSEL#(DeviceSelect)有效的时候表示当前设备被选中,作为输入端口;FRAME#(CycloneFrame)由主设备驱动,用来表示当

5、前设备已经开始接入,总线开始传输数据。有效:传输数据。无效:完成最后一个数据的传输;GNT#(Grant)用来表示当前接入的设备已经被接受;IDSL(InitializationDeviceSelect)在配置寄存器读写的时候用做片选信号;INTA#(InterruptA)PCI中断请求;IRDY#(InitiatorReady)说明当前数据有效,可以并要完成传输;LOCK#(Lock)提示有自动操作,需要消耗若干个时钟来完成操作;PAR(Parity)作为AD和C/BE两部分总线的基偶校验,在传输地址的时候PAR要在地址传输完毕后一个时钟周期保持稳定。对于数

6、据段,PAR要在IRDY#或者TRDY#有效以后一个时钟周期保持稳定。一旦PAR数据有效,将保持有效到当前数据或地址段传输结束;PCLK(Clock)系统时钟,9054工作在33MHz;PERR#(ParityError)用来报告奇偶校验错误,不包括特殊周期;PME#(PowerManagementEvent)唤醒中断;REQ#(Request)请求信号,通知总线判决器,当前设备必须使用总线;RST#(Reset)系统复位;SERR#(SystemError)用来报告特殊周期的奇偶校验错误和其他系统错误;STOP#(Stop)要求主系统,停止当前设备的数据传输

7、;TRAY#(TargetReady)目标设备准备完毕,可以传输当前数据;BIGEND#(BigEndianSelect)CCS#(ConfigurationRegisterSelect)低有效的片选信号;EECS(SerialEEPROMChipSelect)选择串行EEPROM;EEDI/DDEO(SerialEEPROMDataIn/SerialEEPROMDataOut)控制串行EEPROM读写数据;EESK(SerialDataClock)EEPROM读写时钟;ENUM#(Enumeration)突发输出,用来表示一个使用PCI9054芯片的适配器刚

8、刚从一个CPI总线通道里面加入或者移出

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。