全国2010年7月自学考试计算机组成原理试题

全国2010年7月自学考试计算机组成原理试题

ID:47176382

大小:101.50 KB

页数:4页

时间:2019-08-16

全国2010年7月自学考试计算机组成原理试题_第1页
全国2010年7月自学考试计算机组成原理试题_第2页
全国2010年7月自学考试计算机组成原理试题_第3页
全国2010年7月自学考试计算机组成原理试题_第4页
资源描述:

《全国2010年7月自学考试计算机组成原理试题》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、全国2010年7月自学考试计算机组成原理试题课程代码:02318一、单项选择题(本大题共15小题,每小题2分,共30分)在每小题列出的四个备选项中只有一个是符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。1.若十进制数为115,则其对应的二进制数为(C)A.1100111B.1011101C.111001lD.11110012.若十进制数为-65,则其对应的8位二进制补码(X)补为(D)A.10111110B.01000001C.11000001D.1011111l3.若16进制数为13F,则其对应的八进制数为(B)A.377B.

2、477C.577D.6774.在下列存储器中,属于顺序存取存储器的是(D)A.U盘B.光盘C.磁盘D.磁带5.在下列浮点数的表示中,属于规格化编码的是(B)A.1.101l×2-3B.1.001l×23C.0.0101×2-3D.0.001l×236.在一个计算机系统中,下列说法正确的是(C)A.主存的容量远大于Cache的容量,主存的速度比Cache快B.主存的容量远小于Cache的容量,主存的速度比Cache快C.主存的容量远大于Cache的容量,主存的速度比Cache慢D.主存的容量远小于Cache的容量,主存的速度比Cache慢7.在下列磁盘数

3、据记录方式中,不具有自同步能力的方式是(C)A.FMB.PMC.NRZlD.MFM8.寄存器堆栈初始化时堆栈指针SP的值为(A)A.0B.1C.栈顶地址D.最大地址9.采用直接寻址方式的操作数存放在(B)A.某个寄存器中B.某个存储器单元中C.指令中D.输入/输出端口中10.微程序存放在(C)A.堆栈中B.主存中C.控制存储器中D.磁盘中11.比较硬连线控制器和微程序控制器,下列说法正确的是(D)A.硬连线控制器结构简单规整B.硬连线控制器执行速度慢C.微程序控制器执行速度快D.微程序控制器容易实现复杂指令控制12.下列说法正确的是(D)A.异步通信中

4、不需要定时B.同步通信的双方有各自独立的时钟信号C.异步通信适宜于较快数据传送D.同步通信适宜于较快数据传送13.下列总线或接口中不属于串行方式的是(A)A.PCIB.RS232C.UARTD.USB14.CPU响应中断请求是在(C)A.一个时钟周期结束时B.一个总线周期结束时C.一条指令结束时D.一段程序结束时15.控制DMA数据传送的是(A)A.DMA控制器B.CPUC.外设D.主存二、名词解释题(本大题共3小题,每小题3分,共9分)16.中断嵌套是指中断系统正在执行一个中断服务时,有另一个优先级更高的中断提出中断请求,这时会暂时终止当前正在执行的

5、级别较低的中断源的服务程序,去处理级别更高的中断源,待处理完毕,再返回到被中断了的中断服务程序继续执行,这个过程就是中断嵌套。在微程序的控制方式当中,通过哪几种方式可以得到下一条指令地址?指令寻址的基本方式有两种,一种是顺序寻址方式,其指令地址由程序计数器给出,另一种是跳跃寻址方式,其指令地址由指令本身给出。17.微地址寄存器微程序控制器中的一个部件(寄存器),存放将要访问的下一条微指令的微地址。高速缓冲存储器(cache)与主存储器的映像方式(三种方式做比较)?(1)全关联方式。2)直接映射方式。(3)分组关联方式。上述三种映像方式中,以全关联方式映

6、射最灵活,但寻址最复杂,索引速度最慢;而以直接映射方式寻址最简单,索引速度最快,但最不灵活。实际中大多采用折中的分组关联方式。相对寻址:相对寻址的有效地址是将程序计数器PC的内容(即当前指令地址)与指令字中的形式地址A相加而成,即EA=(PC)+A。定点运算的溢出电路用异或门实现。DMA技术的出现,使得A外围设备可以通过DMA控制器直接访问主存。机器周期与指令周期?机器周期:完成一个基本操作所需要的时间称为机器周期。指令周期:执行一条指令所需要的时间,一般由若干个机器周期组成。指令不同,所需的机器周期也不同定点数的表示范围(已知一定点数,有x位,符号位

7、一位,尾数占x-1位,数值部分的范围)。机器指令与微指令的关系是什么?一条机器指令对应一个微程序,这个微程序是由若干条微指令序列组成的。因此,一条机器指令的能是由若干条微指令组成的序列来实现的。简言之,一条机器指令所完成的操作划分成若干条微指令来完成,由微指令进行解释和执行。18.寻址方式对指令的地址码进行编码,以形成操作数在存储器中的地址的方式。三、简答题(本大题共6小题,每小题5分,共30分)19.简述CPU通过高速缓存Cache对主存的数据存取过程。高速缓存(Cache)是一个高速小容量的临时存储器,它一般用高速的静态存储器芯片实现或者集成到CP

8、U芯片内部,存储CPU最经常访问的指令或者操作数据。它主要是为了解决CPU运算速度与内存读写速

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。