数电课设--带proteus仿真的电子秒表设计

数电课设--带proteus仿真的电子秒表设计

ID:47448895

大小:287.62 KB

页数:16页

时间:2019-08-24

数电课设--带proteus仿真的电子秒表设计_第1页
数电课设--带proteus仿真的电子秒表设计_第2页
数电课设--带proteus仿真的电子秒表设计_第3页
数电课设--带proteus仿真的电子秒表设计_第4页
数电课设--带proteus仿真的电子秒表设计_第5页
资源描述:

《数电课设--带proteus仿真的电子秒表设计》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、.沈阳工业大学课程设计课程:数电课程设计题目:电子秒表专业班级:通信工程1003班学号:100404308、309、315学生姓名:张路、刘智佳、吴开来指导教师:赵柏山完成时间:2013年6月25日..目录第1章设计要求第2章设计方案第3章总电路设计思路第4章分解电路的设计及说明第5章电路的仿真第6章设计总结及心得体会参考文献:附录:..第1章设计要求结合数字逻辑电路知识,设计或分析下述功能电路,利用Proteus软件对电路进行功能仿真,并基于仿真结果对电路进行功能改进。给出仿真机及分析过程及结果。设计参数:1.设计可控的计数器(定时器)、分

2、频器、键去抖电路和动态扫描显示电路;2.设计系统顶层电路;3.进行功能仿真和时序仿真;4.对仿真结果进行分析,确认仿真结果达到了设计要求:1.分析设计要求,明确性能指标。必须仔细分析课题要求、性能、指标及应用环境等,广开思路,构思出各种总体方案,绘制结构框图。2.确定合理的结构方案,对各种方案进行比较,以电路的先进性、结构的繁简、成本的高低及制作的难易等方面作综合比较并考虑器件的来源,敲定可行方案。3.设计各单元电路。总体方案化整为零,分解成若干子系统或单元电路,逐个设计。..4.组成系统。在一定幅面的图纸上合理布局,通常是按信号的流向,采用

3、左进右出的规律摆放各电路,并标出必要的说明。第2章设计方案方案一:实现秒表的功能有很多种,该方案采用的是用555定时器产生一个1000HZ的秒脉冲,然后通过分频电路接到延时电路上,跟一个去抖电路连接在一起,输出给74160做触发信号,与另一个74160连接组成,然后把输出端分别连接到7448译码器上,通过共阴极七段数码管来显示结果,算选用的器件便宜,精度小于5%,可实现0-59秒的计时,另有启动、暂停、和清零三个功能。但在电路仿真过程中不是很顺利,仿真结果与自己的设想有所出入,故方案一仅在设计总结及评估中提及。方案二:利用555定时器产生一个

4、100HZ脉冲;设计秒逻辑电路实现时间的正确显示功能;设计秒校时电路对电子秒表显示时间进行基本校正,经7448译码后通过共阴极七段数码管来显示结果。该电子秒表可以准确的显示00.00-99.99s,可手动启动、暂停、清零等。第3章总电路设计思路该数字式秒表电路..的工作原理:由555定时器产生100Hz脉冲信号,作为10毫秒的计时脉冲;10毫秒计数器计满10后,向100毫秒计数器产生进位脉冲;100毫秒计数器计满10后,向1秒计数器产生进位脉冲;1秒计数器计满10后,向10秒计数器产生进位脉冲。计数器的输出经显示译码器译码后送显示器显示。该电

5、路设置两个控制键“SW1”,“SW2”。键“SW1”控制电路的清零功能,键“SW2”控制电路的暂停功能。显示器显示器显示器显示器译码器译码器译码器译码器计数器计数器计数器计数器脉冲发生器清零暂停图3-1数字式秒表电路的结构框图第4章分解电路的设计与说明100HZ脉冲发生器的设计时钟发生器是模拟—数字混合式集成电路。用555定时器构成的自激式多谐振荡器,是一种性能较好的时钟源。..555组成的脉冲信号发生器T1=(R1+R2)Cln2=0.7(R1+R2)C;T2=R2Cln2=0.7R2C;T=T1+T2;输出脉冲的占空比q为,q=T1/T2

6、=(R1+R2)/(R1+2R2)我选用的参数为:R1=2.05K+2K=4.05KR2=5.1K,C=1u,f=1/0.7(R1+2R2)C=100HZ计数器的设计..计数器是一个用以实现计数功能的时序部件,它不仅可用来计脉冲数,还常用作数字系统的定时,分频和执行数字运算以及其它特定的逻辑功能.计数器种类很多.按构成计数器中的各触发器是否使用一个时钟脉冲源来分,有同步计数器和异步计数器.根据计数制的不同,分为二进制计数器,十进制计数器和任意进制计数器.根据计数的增减趋势,又分为加法,减法和可逆计数器.还有可预置数和可编程序功能计数器等等。4

7、0192是十进制计数器,40192上的Rd控制端是异步清零端,高电平有效;Ld输入端是异步预置数控制端,低电平有效;预置数数据输入端包括D3、D2、D1和D0,D3为最高位,D0为最低位;C0端是进位输出端,低电平有效;B0端是借位输出端,低电平有效;计数结果从Q3、Q2、Q1和Q0端输出,Q3为最高位,Q0为最低位。当计数时钟脉冲从CPU输入时,集成芯片实现加法计数过程,计数过程为0000-1001-0000。40192集成计数器的逻辑功能如表3-2所示。表中“↑”表示时钟脉冲的上升沿。表3-240192逻辑功能表清零预置使能预置数据输入数

8、据输出RDLDCPuCPDD3D2D1D0Q3Q2Q1Q0H×××××××LLLLLL××DCBADCBALH↑H××××加法计数LHH↑××××加法计数..计数功

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。