病房呼叫系统设计.doc

病房呼叫系统设计.doc

ID:52214112

大小:3.97 MB

页数:11页

时间:2020-03-25

病房呼叫系统设计.doc_第1页
病房呼叫系统设计.doc_第2页
病房呼叫系统设计.doc_第3页
病房呼叫系统设计.doc_第4页
病房呼叫系统设计.doc_第5页
资源描述:

《病房呼叫系统设计.doc》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、《病房呼叫系统EDA》设计报告题目:病房呼叫系统设计学院:电子信息与电气工程学院专业:电子信息工程班级:姓名:学号:-10-目录一、设计要求…………………………………….第2页二、病房呼叫系统设计背景及其研究意义……第2页三、设计思路……………………………………第2页四、基本原理……………………………………第3页五、设计内容及步骤……………………………第3页六、对设计的体会与感想………………………第9页七、参考文献…………………………………..第10页-10-病房呼叫系统设计一、设计要求1、用1~6个开关模拟6个病房的呼叫输入信号,1号优先级最高;1~6优先级依次

2、降低;2、用一个数码管显示呼叫信号的号码;没信号呼叫时显示0;有多个信号呼叫时,显示优先级最高的呼叫号(其它呼叫号用指示灯显示);3、凡有呼叫发出5秒的呼叫声;4、对低优先级的呼叫进行存储,处理完高优先级的呼叫,再进行低优先级呼叫的处理。二、病房呼叫系统设计背景及其研究意义随着科学技术的发展,越来越多的科技设备应用到生活的方方面面,其中在医疗领域尤其多。病房呼叫系统这个设计就是应用于医院的一个简单的系统模型,其目的是为了方便医护人员更好地照顾病人,提高工作效率。病房呼叫系统的优先编码设置可以让相对更需要救助的病人第一时间得到救助,其蜂鸣器和数码管、等设置可以直观的

3、提醒医护人员是否有病房呼叫及呼叫的病房号。医院,在当代生活中已是必不可少,它在人们的生活中越来越扮演着重要角色,医院让我们的生活更加安心。医院的医学技术与科技设备齐全是人们生活健康的保障,而病房呼叫系统在医院病房更加必不可少,它关系的病人的安危,完善的病房呼叫系统让病人更加安心。三、设计思路-10-本次课程设计的题目是病房呼叫系统,有六个病房,分别编号为1、2、3、4、5、6,其优先级依次降低。即当一号病房有信号输出的时候,即使其他病房有信号输出系统也不会响应。当二号病房有信号输出时,3、4、5号病房有信号输出系统不响应其信号。3、4、5号病房的情况同理。此过程为

4、组合电路,有if语句完成其功能。当病房没有信号时,动态数码管显示0。有信号输出时,动态数码管显示输出的病房号,同时蜂鸣五秒钟。当蜂鸣器输入一个高电平时,跳线器短接,开始蜂鸣。而且,此系统具有复位功能,由一个拨码开关控制。当此开关向上拨时,输出为高电平,此时复位键有效。当复位键有效时,各个病房均无法输出信号。四、基本原理病房呼叫系统共有五个部分,有病房呼叫及复位部分,动态数码管显示数字部分,指示灯部分以及蜂鸣器和分频部分。根据不同的部分定义模块写程序,使系统能够实现预期的功能。利用EDA技术进行电子系统的设计,是用软件的方式设计硬件。用软件方式设计的系统到硬件系统的

5、转换是由有关的开发软件自动完成的,在设计过程中可以用相关的软件进行仿真。最后将程序下载到实验箱中用硬件模拟病房呼叫系统。五、设计内容及步骤1、VerilogHDL源程序设计①/*呼叫模块*/modulecall(R,T,C,L);inputR;input[1:6]T;//对应六个病房output[1:3]C;//优先编码输出output[1:6]L;//红色发光指示灯-10-reg[1:3]C;reg[1:6]L;always@(RorT)begincasex({R,T})'b1XXXXXX:beginC='b000;L='b000000;end'b0000000

6、:beginC='b000;L='b000000;end'b01XXXXX:beginC='b001;L='b100000;end'b001XXXX:beginC='b010;L='b010000;end'b0001XXX:beginC='b011;L='b001000;end'b00001XX:beginC='b100;L='b000100;end'b000001X:beginC='b101;L='b000010;end'b0000001:beginC='b110;L='b000001;endendcaseendendmodule封装如下图:②/*数码管模块*/

7、modulenumber(C,Q);input[1:3]C;output[1:7]Q;-10-reg[1:7]Q;always@(C)begincase(C)'b000:Q='b1111110;'b001:Q='b0110000;'b010:Q='b1101101;'b011:Q='b1111001;'b100:Q='b0110011;'b101:Q='b1011011;'b110:Q='b1011111;endcaseendendmodule封装如下:③分频模块由于开发板系统时钟为20MHz,而在设计中所需时钟为1K-10-Hz所以需通过分频得到所需时钟,通过软

8、件自带工具

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。