MOS管模拟集成电路设计基础.ppt

MOS管模拟集成电路设计基础.ppt

ID:58388025

大小:615.00 KB

页数:78页

时间:2020-09-07

MOS管模拟集成电路设计基础.ppt_第1页
MOS管模拟集成电路设计基础.ppt_第2页
MOS管模拟集成电路设计基础.ppt_第3页
MOS管模拟集成电路设计基础.ppt_第4页
MOS管模拟集成电路设计基础.ppt_第5页
资源描述:

《MOS管模拟集成电路设计基础.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、(a)NMOS管(b)PMOS管图7.2.1有源电阻1、电流偏置电路在模拟集成电路中,电流偏置电路的基本形式是电流镜。所谓的电流镜是由两个或多个并联的相关电流支路组成,各支路的电流依据一定的器件比例关系而成比例。1)NMOS基本电流镜NMOS基本电流镜由两个NMOS晶体管组成,如图7.3.1所示。图7.3.1NMOS基本电流镜2)NMOS威尔逊电流镜NMOS基本电流镜因为沟道长度调制效应的作用,交流输出电阻变小。从电路理论可知,采用电流串联负反馈也可以提高电路的输出电阻。威尔逊电流镜正是这样的结构。NMOS威尔逊电流镜的电路如右图所示。提高输出电阻的基本原理是在M1

2、的源极接有M2而形成的电流串联负反馈。图7.3.2NMOS威尔逊电流镜M2在电路中相当于一个串联电阻(有源电阻),构成电流串联负反馈。M3的漏节点提供了M1的偏置电压,如果因为某种原因使输出电流Io增加,这个增加了的电流同时也将导致M2的VGS2增加,使得M1的栅源电压VGS1减小,从而使电流减小。反之,如果某种原因使Io减小,同样也会因M2的作用阻止电流变小。正是因为M2的电流串联负反馈的作用,使Io趋于恒流,提高了交流输出电阻。在这个结构中,如果M1利M2的宽长比相同(其他的器件参数也相同),因为在其中流过的电流相同,则它们的VGS必然相同,使M3的VGS3=2

3、VGS2,而M2的VDS2=VGS2。M1、M2的这种VDS上的差异也将导致参考电流与输出电流的误差,这时的参考电流将大于输出电流。如果M1的宽长比大于M2的宽长比,根据萨氏方程,在相同的电流条件下,导电因子K大则所需的VGS就比较小。VGS1的减小使得M3的VDS3减小,缩小了M2和M1的VDS差别,可以使误差减小。但即使M1的宽长比再大,也不可能使VDS3=VDS2,所以,若要消除误差必须在M3的漏极上串接一个电阻消耗掉多余的电压,使VDS3=VDS2。右图所示的是威尔电流镜的改进结构。由M4构成的有源电阻“消耗”了一个VGS,使M2、M3的源漏电压相等。如果M

4、1和M2的宽长比相同,从M1、M2的栅极到M2、M3的源极的压差为2VGS2,如果M2、M3相同,则M4的栅源电压就为VGS2,使M3管的源漏电压和M2的源漏电压相同,都为VGS2。这样的改进使参考支路和输出支路电流以一个几乎不变的比例存在。图6-3-9NMOS电流镜所能提供的电流偏置通常情况下是灌电流,即电流是流入漏极的情况。如果需要的是拉电流,则可采用PMOS电流镜。3)PMOS电流镜PMOS电流镜的结构与工作原理与NMOS结构相同。下图给出了PMOS的基本电流镜(a)、威尔逊电流镜(b)和改进型的威尔逊电流镜(c)。图6-3-10PMOS电流镜4)参考支路电流

5、Ir形成参考支路的电流的基本原理很简单,只要能够形成对电源(NMOS电流镜)或对(PMOS电流镜)的通路即可。(1)简单的电阻负载参考支路图6-3-11(2)有源负载的参考支路图6-3-12图6-3-13(3)自给基准电流的结构如果在电流镜中的参考电流就是一个恒流(如右图所示)那么,整个电路中的相关支路电流就获得了稳定不变的基础。图6-3-14右图给出了一种自给基准电流的结构形式。M1、M2、M3组成了一个两输出支路的NMOS电流镜,M4、M5和M6组成了两输出支路的PMOS电流镜。M7、M8和R所构成的“启动”电路。图6-3-152、电压偏置电路前面虽然尚未介绍电

6、压偏置电路,但实际上在上一段已经用到了电压偏置,例如,电流镜中VGS1和有源负载的偏置电压VB。在这一部分将重点介绍各种电压偏置电路的设计。在模拟集成电路中的电压偏置分为两种类型:通用电压偏置电路和基准电压电路。通用电压偏置电路用于对电路中一些精度要求较低的电路节点施以电压控制;基准电压电路则是作为电压参考点对电路的某些节点施以控制。(1)通用电压源通用电压源是一些简单的电路,它按电路要求产生直流电压,并控制相关器件的工作状态,一般没有特殊要求。最简单的电压源是分压电路,它的输出既可以是单点的,也可以是多点的。在电子线路中常采用电阻分压电路作为电压偏置的发生电路,在

7、模拟集成电路中则常采用有源电阻作为分压电路的基本单元。图6-3-15给出了全NMOS的分压器电路图(a)和CMOS的分压器电路图(b)。图(a),V1=VGS1,V2=VGS1+VGS2;图(b)是一个CMOS的分压器结构,它的分压原理与NMOS并没有什么区别,它的Vo也可以用上式计算。图6-3-15上面简单的分压电路有一个共同的缺点,那就是它们的输出电压值随着电源电压的变化将发生变化。究其原因是因为电漏电压的波动直接转变为MOS晶体管的VGS的变化。如果电源电压的波动能够被某个器件“消化”掉,而不对担当电压输出的VGS产生影响就可以使输出电压不受电源电压波动的

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。