系统的硬件选型及电路设计ppt课件.ppt

系统的硬件选型及电路设计ppt课件.ppt

ID:58668636

大小:1.26 MB

页数:61页

时间:2020-10-05

系统的硬件选型及电路设计ppt课件.ppt_第1页
系统的硬件选型及电路设计ppt课件.ppt_第2页
系统的硬件选型及电路设计ppt课件.ppt_第3页
系统的硬件选型及电路设计ppt课件.ppt_第4页
系统的硬件选型及电路设计ppt课件.ppt_第5页
资源描述:

《系统的硬件选型及电路设计ppt课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、嵌入式系统开发与应用基于S3C44B0X嵌入式系统应用开发实例介绍JX44B0教学系统的硬件组成嵌入式系统体系结构设计本章将以武汉创维特公司生产的JX44B0教学系统为原型,详细分析系统的硬件设计步骤、实现细节以及调试技巧等。S3C44B0X内部结构图S3C44B0X概述S3C44B0X片上资源S3C44B0X概述ARM7TDMI核、工作频率66MHz;8KBCache,外部存储器控制器;LCD控制器;4个DMA通道;2通道UART、1个多主I2C总线控制器、1个IIS总线控制器;5通道PWM定时器及一个内部定时器;71个通用I/O口;8个外部中断源;8通道10位

2、ADC;实时时钟等。S3C44B0X特性S3C44B0X概述内核:2.5VI/O:3.0V到3.6V最高为66MHz160LQFP/160FBGAS3C44B0X的引脚分布图S3C44B0X概述S3C44B0X的引脚信号描述-总线控制信号S3C44B0X概述S3C44B0X的引脚信号描述-DRAM/SDRAM/SRAMS3C44B0X概述S3C44B0X的引脚信号描述-LCD控制信号S3C44B0X概述S3C44B0X的引脚信号描述-TIMER/PWM控制信号S3C44B0X概述S3C44B0X的引脚信号描述-中断控制信号S3C44B0X概述S3C44B0X的引脚

3、信号描述-DMA控制信号S3C44B0X概述S3C44B0X的引脚信号描述-UART控制信号S3C44B0X概述S3C44B0X的引脚信号描述-IIC-BUS控制信号S3C44B0X概述S3C44B0X的引脚信号描述-IIS-BUS控制信号S3C44B0X概述S3C44B0X的引脚信号描述-SIO控制信号S3C44B0X概述S3C44B0X的引脚信号描述-ADCS3C44B0X概述S3C44B0X的引脚信号描述-GPIOS3C44B0X概述S3C44B0X的引脚信号描述-复位和时钟信号S3C44B0X概述S3C44B0X的引脚信号描述-JTAG测试逻辑S3C44B

4、0X概述S3C44B0X的引脚信号描述-电源S3C44B0X概述S3C44B0X的存储器映射S3C44B0X概述SROM为ROM或SRAM特殊功能寄存器S3C44B0X芯片及引脚分析系统的硬件选型及电路设计S3C44B0X共有160只引脚,采用QFP封装具有大量的电源和接地引脚,以及地址总线、数据总线和通用I/O口,以及其他的专用模块如UART、IIC等接口在硬件系统的设计中,应当注意芯片引脚的类型,S3C44B0X的引脚主要分为三类,即:输入(I)、输出(O)、输入/输出(I/O)输出类型的引脚主要用于S3C44B0X对外设的控制或通信,由S3C44B0X主动发

5、出,这些引脚的连接不会对S3C44B0X自身的运行有太大的影响输入/输出类型的引脚主要是S3C44B0X与外设的双向数据传输通道电源电路设计-DC-DC转换芯片系统的硬件选型及电路设计有很多DC-DC转换器可完成到3.3V的转换,如LinearTechnology的LT108X系列。常见的型号和对应的电流输出如下:LT10837.5ALT10845ALT10853ALT10861.5A有很多DC-DC转换器可完成到2.5V的转换,常用的如LinearTechnology的LT1761。电源电路设计-3.3V系统的硬件选型及电路设计需要使用3.3V的直流稳压电源,系

6、统电源电路如下图所示:DC7.5V2A直流电源整流、定向拨动开关DC-DC转换芯片LT1086滤波电路电源电路设计-2.5V系统的硬件选型及电路设计需要使用2.5V的直流稳压电源,系统电源电路如下图所示:滤波电路DC3.3V晶振电路设计系统的硬件选型及电路设计晶振电路用于向CPU及其他电路提供工作时钟。在该系统中,S3C44B0X使用无源晶振,晶振的接法如下图所示:系统时钟PLL的滤波电容(700pF左右)系统时钟晶体电路的输入信号系统时钟晶体电路的输出信号晶振电路设计系统的硬件选型及电路设计根据S3C44B0X的最高工作频率以及PLL电路的工作方式,选择10MH

7、z的无源晶振,10MHz的晶振频率经过S3C44B0X片内的PLL电路倍频后,最高可以达到66MHz。片内的PLL电路兼有频率放大和信号提纯的功能,因此,系统可以以较低的外部时钟信号获得较高的工作频率,以降低因高速开关时钟所造成的高频噪声。复位电路设计系统的硬件选型及电路设计采用IMP706看门狗芯片低电平复位JP2短接后,必须定时(<1.6S)喂狗,否则将引起系统复位在规定时间内没有喂狗,将输出低电平复位及看门狗功能是否有效,如果短接则有效复位按键,JP2短接时才有效JTAG接口电路设计-接口简介系统的硬件选型及电路设计JTAG(JointTestActionG

8、roup,

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。