最新数字电路复习总结教学讲义ppt课件.ppt

最新数字电路复习总结教学讲义ppt课件.ppt

ID:62137287

大小:997.50 KB

页数:36页

时间:2021-04-18

最新数字电路复习总结教学讲义ppt课件.ppt_第1页
最新数字电路复习总结教学讲义ppt课件.ppt_第2页
最新数字电路复习总结教学讲义ppt课件.ppt_第3页
最新数字电路复习总结教学讲义ppt课件.ppt_第4页
最新数字电路复习总结教学讲义ppt课件.ppt_第5页
资源描述:

《最新数字电路复习总结教学讲义ppt课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、数字电路复习总结逻辑符号对照曾用符号美国符号ABYABYABYAAY国标符号AB&A1ABYAB≥1常量和变量的异或运算因果互换律如果则有四、逻辑函数的化简法化简的方法主要有公式化简法和图形化简法两种。1.公式化简法:可化简任何复杂的逻辑函数,但要求能熟练和灵活运用逻辑代数的各种公式和定理,并要求具有一定的运算技巧和经验。2.图形化简法:简单、直观,不易出错,有一定的步骤和方法可循。但是,当函数的变量个数多于六个时,就失去了优点,没有实用价值。约束项:(无关项)可以取0,也可以取1,它的取值对逻辑函数值没有影响,应充分利用

2、这一特点化简逻辑函数,以得到更为满意的化简结果。第四章小结一、组合逻辑电路的特点组合逻辑电路是由各种门电路组成的没有记忆功能的电路。它的特点是任一时刻的输出信号只取决于该时刻的输入信号,而与电路原来所处的状态无关。逻辑图逻辑表达式化简真值表说明功能二、组合逻辑电路的分析方法三、组合逻辑电路的设计方法逻辑抽象列真值表写表达式化简或变换画逻辑图四、常用中规模集成组合逻辑电路1.加法器:实现两组多位二进制数相加的电路。根据进位方式不同,可分为串行进位加法器和超前进位加法器。2.编码器:将输入的电平信号编成二进制代码的电路。主要包

3、括二进制编码器、二–十进制编码器和优先编码器等。3.译码器:将输入的二进制代码译成相应的电平信号。主要包括二进制译码器、二–十进制译码器和显示译码器等。集成芯片:74LS148、—8线–3线优先编码器集成芯片:74LS138(TTL)—3线–8线译码器(二进制译码器)4.数据选择器:在地址码的控制下,在同一时间内从多路输入信号中选择相应的一路信号输出的电路。常用于数据传输中的并-串转换。集成芯片:74LS151741535.数据分配器:在地址码的控制下,将一路输入信号传送到多个输出端的任何一个输出端的电路。常用于数据传输中

4、的串-并转换。集成芯片:无专用芯片,可用二进制集成译码器实现。(TTL)—8选1数据选择器(TTL)—4选1数据选择器6.数值比较器:数据选择器:译码器:7.用中规模集成电路实现组合逻辑函数第四章小结一、触发器和门电路一样,也是组成数字电路的基本逻辑单元。它有两个基本特性:1.有两个稳定的状态(0状态和1状态)。2.在外信号作用下,两个稳定状态可相互转换;没有外信号作用时,保持原状态不变。因此,触发器具有记忆功能,常用来保存二进制信息。二、触发器的逻辑功能指触发器输出的次态Qn+1与输出的现态Qn及输入信号之间的逻辑关系。

5、触发器逻辑功能的描述方法主要有特性表、卡诺图、特性方程、状态转换图和波形图(时序图)。根据逻辑功能不同,时钟触发器可分为(1)RS触发器(约束条件)(3)D触发器(4)T触发器(5)T’触发器利用特性方程可实现不同功能触发器间逻辑功能的相互转换。(2)JK触发器第五章小结一、时序逻辑电路的特点数字电路逻辑功能组合逻辑电路时序逻辑电路(基本构成单元→门电路)(基本构成单元→触发器)任何时刻电路的输出,不仅和该时刻的输入信号有关,而且还取决于电路原来的状态。1.逻辑功能:2.电路组成:与时间因素(CP)有关;含有记忆性的元件(

6、触发器)。二、时序电路逻辑功能的表示方法逻辑图、逻辑表达式、状态表、卡诺图、状态转换图(简称状态图)和时序图三、时序电路的基本分析方法实质:逻辑图状态图关键:求出状态方程,列出状态表,根据状态表画出状态图和时序图,由此可分析出时序逻辑电路的功能。四、时序电路的基本设计方法实质:状态图逻辑图关键:根据设计要求求出最简状态表(图),再通过卡诺图求出状态方程和驱动方程,由此画出逻辑图。五、寄存器和移位寄存器寄存器—存储二进制数据或者代码。移位寄存器—不但可存放数码,还能对数据进行移位操作。移位寄存器有单向移位寄存器和双向移位寄存

7、器。集成移位寄存器使用方便、功能全、输入输出方式灵活。六、计数器1.按计数进制分:二进制计数器、十进制计数器和任意进制计数器2.按计数增减分:加法计数器、减法计数器和可逆(加/减)计数器3.按触发器翻转是否同步分:同步计数器和异步计数器记录输入脉冲CP个数的电路,是极具典型性和代表性的时序逻辑电路。七、中规模集成计数器功能完善、使用方便灵活,能很方便地构成N进制(任意)计数器。主要方法有两种:1.用同步置0端或置数端清零获得N进制计数器根据N-1对应的二进制代码写反馈清零函数。2.用异步置0端或置数端清零获得N进制计数器根

8、据N对应的二进制代码写反馈清零函数。当需要扩大计数器的容量时,可将多片集成计数器进行级联。如两片16进制集成计数器16╳16进制计数器两片10进制集成计数器10╳10进制计数器VAVB输出端电压控制端高电平触发端低电平触发端放电端复位端UCC分压器比较器R-S触发器放电管地++C1++C2QQRDSD5

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。